信号振铃是如何产生的?
mouser 2021-12-30

信号振铃是怎么产生的


信号的反射可能会引起振铃现象,一个典型的信号振铃如下图所示。

“”


那么信号振铃是怎么产生的呢?


前面讲过,如果信号传输过程中感受到阻抗的变化,就会发生信号的反射。这个信号可能是驱动端发出的信号,也可能是远端反射回来的反射信号。根据反射系数的公式,当信号感受到阻抗变小,就会发生负反射,反射的负电压会使信号产生下冲。

信号在驱动端和远端负载之间多次反射,其结果就是信号振铃。大多数芯片的输出阻抗都很低,如果输出阻抗小于PCB走线的特性阻抗,那么在没有源端端接的情况下,必然产生信号振铃。

信号振铃的过程可以用反弹图来直观的解释。假设驱动端的输出阻抗是10欧姆,PCB走线的特性阻抗为50欧姆(可以通过改变PCB走线宽度,PCB走线和内层参考平面间介质厚度来调整),为了分析方便,假设远端开路,即远端阻抗无穷大。驱动端传输3.3V电压信号。我们跟着信号在这条传输线中跑一次,看看到底发生了什么?为分析方便,忽略传输线寄生电容和寄生电感的影响,只考虑阻性负载。(如下图为反射示意图)

“”

第1次反射:信号从芯片内部发出,经过10欧姆输出阻抗和50欧姆PCB特性阻抗的分压,实际加到PCB走线上的信号为A点电压3.3*50/(10 50)=2.75V。传输到远端B点,由于B点开路,阻抗无穷大,反射系数为1,即信号全部反射,反射信号也是2.75V。此时B点测量电压是2.75 2.75=5.5V。

第2次反射:2.75V反射电压回到A点,阻抗由50欧姆变为10欧姆,发生负反射,A点反射电压为-1.83V,该电压到达B点,再次发生反射,反射电压-1.83V。此时B点测量电压为5.5-1.83-1.83=1.84V。

第3次反射:从B点反射回的-1.83V电压到达A点,再次发生负反射,反射电压为1.22V。该电压到达B点再次发生正反射,反射电压1.22V。此时B点测量电压为1.84 1.22 1.22=4.28V。

第4次反射:。。。。。。。。。

第5次反射:。。。。。。。。。

如此循环,反射电压在A点和B点之间来回反弹,而引起B点电压不稳定。观察B点电压:5.5V->1.84V->4.28V->……,可见B点电压会有上下波动,这就是信号振铃。

信号振铃根本原因是负反射引起的,其罪魁祸首仍然是阻抗变化,又是阻抗!在研究信号完整性问题时,一定时时注意阻抗问题。

负载端信号振铃会严重干扰信号的接受,产生逻辑错误,必须减小或消除,因此对于长的传输线必须进行阻抗匹配端接。


信号反射


信号沿传输线向前传播时,每时每刻都会感受到一个瞬态阻抗,这个阻抗可能是传输线本身的,也可能是中途或末端其它元件的。对于信号来说,它不会区分到底是什么,信号所感受到的只有阻抗。如果信号感受到的阻抗是恒定的,那么它就会正常向前传播,只要感受到的阻抗发生变化,不论是什么引起的(可能是中途遇到的电阻,电容,电感,过孔,PCB转角和接插件),信号都会发生反射。

那么有多少被反射回传输线的起点?衡量信号反射量的重要指标是反射系数,表示反射电压和原传输信号电压的比值。反射系数定义为:

“”

其中:Z1为变化前的阻抗,Z2为变化后的阻抗。假设PCB线条的特性阻抗为50欧姆,传输过程中遇到一个100欧姆的贴片电阻,暂时不考虑寄生电容电感的影响,把电阻看成理想的纯电阻,那么反射系数为:

“”

信号有1/3被反射回源端。如果传输信号的电压是3.3V电压,反射电压就是1.1V。

纯电阻性负载的反射是研究反射现象的基础,阻性负载的变化无非是以下四种情况:阻抗增加有限值、减小有限值、开路(阻抗变为无穷大)、短路(阻抗突然变为0)。

阻抗增加有限值:

反射电压上面的例子已经计算过了。这时,信号反射点处就会有两个电压成分,一部分是从源端传来的3.3V电压,另一部分是反射电压1.1V,那么反射点处的电压为二者之和,即4.4V。

阻抗减小有限值:

仍按上面的例子,PCB线条的特性阻抗为50欧姆,如果遇到的电阻是30欧姆,则反射系数为ρ=(30-50)/(30 50)=-0.25,反射系数为负值,说明反射电压为负电压,值3.3V*(-0.25V)=-0.825V,此时反射点电压为3.3V (-0.825V)=2.475V。

开路:

开路相当于阻抗无穷大,反射系数按公式计算为1。即反射电压3.3V。反射点处电压为6.6V。可见,在这种极端情况下,反射点处电压翻倍了。

短路:

短路时阻抗为0,电压一定为0。按公式计算反射系数为-1,说明反射电压为-3.3V,因此反射点电压为0。

计算非常简单,重要的是必须知道,由于反射现象的存在,信号传播路径中阻抗发生变化的点,其电压不再是原来传输的电压。这种反射电压会改变信号的波形,从而可能会引起信号完整性问题。这种感性的认识对研究信号完整性及设计电路板非常重要,必须在头脑中建立起这个概念。 

声明: 本文转载自其它媒体或授权刊载,目的在于信息传递,并不代表本站赞同其观点和对其真实性负责,如有新闻稿件和图片作品的内容、版权以及其它问题的,请联系我们及时删除。(联系我们,邮箱:evan.li@aspencore.com )
0
评论
热门推荐
  • 相关技术文库
  • PCB
  • pads
  • protel
  • Altium
  • 在PCB设计阶段必须考虑的可制造性问题

    PCB设计的可制造性分为两类一是指生产印制电路板的加工工艺性;二是指电路及结构上的元器件和印制电路板的装联工艺性。对生产PCB的加工工艺性,一般的PCB制作厂家

    4分钟前
  • PCB绘图基本原则22条

    初学者在PCB绘图时边布线边逐条对照以下基本原则,布线完成后再用此规则检查一遍。久之,必有效果。古人云:履,坚冰至。天下之事,天才者毕竟居少,惟有持之以恒,方见

    前天
  • 提高PCB设计布通率

    PCB布线设计中,对于布通率的的提高有一套完整的方法,在此,我们为大家提供提高PCB设计布通率以及设计效率的有效技巧,不仅能为客户节省项目开发周期,还能最大限度

    前天
  • PCB板和集成电路优劣对比

    线路与图面(Pattern):线路是做为原件之间导通的工具,在设计上会另外设计大铜面作为接地及电源层。线路与图面是同时做出的。介电层(Dielectric):用

    前天
  • PCB叠层算阻抗的注意事项

    在高速PCB设计流程里,叠层设计和阻抗计算是登顶的第一梯。阻抗计算方法很成熟,不同软件的计算差别不大,相对而言比较繁琐,阻抗计算和工艺制程之间的一些"权衡的艺术

    前天
  • PCB设计原则归纳22条

    辐射产生辐射是由电流而非电压引起的。静态电荷产生静电场,恒定电流产生磁场,时变电流既产生电场又产生磁场。任何电路中都存在共模电流和差模电流,差模信号携带数据或有

    01-24
  • PCB抑制干扰设计的25个原则

    在上一篇文章“PCB抑制干扰设计的47个原则(一)”中,我们介绍了PCB抑制干扰设计的22个原则。在本文中,我们将介绍其余25个原则。原则23:“干净地”上,除

    01-24
  • 产品EMC分析的5个重要考虑

    有人说过,世界上只有两种电子工程师:经历过电磁干扰的和没有经历过电磁干扰的。伴随着PCB信号频率的提升,电磁兼容设计是我们电子工程师不得不考虑的问题。面对一个设

    01-24
  • PCB元器件布局和布线原则

    印制电路板的元器件布局和布线的正确结构设计,是决定电子作品能否可靠工作的一个关键因素.本文详细介绍了印制电路板的元器件布局和布线原则。元器件的布局原则在印制电路

    01-24
  • 为什么PCB 禁止锐角、尽量避免直角

    射频、高速数字电路:禁止锐角、尽量避免直角如果是射频线,在转角的地方如果是直角,则有不连续性,而不连续性将易导致高次模的产生,对辐射和传导性能都有影响。RF信号

    01-21
  • PCB板的蛇形走线

    PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关"信号线中延时较小的部分,这些部分通常是没有或比其它信号

    01-21
  • 绿色的PCB比较好?

    1、绿色的油墨是目前为止只用最广泛,历史事件最长的,而且在现在的市场上也是最便宜的,所以绿色被大量的厂家使用作为自己产品的主要颜色。2、通常情况下,整个PCB板

    01-21
下载排行榜
更多
广告
X
广告