tag 标签: 产品线

相关帖子
相关资源
  • 所需E币: 0
    时间: 2022-3-27 01:23
    大小: 8.21MB
    上传者: 东亚安防
    OLT和汇聚交换机的融合是未来发展的必然趋势网络结构扁平化管理控制集中化PON仅仅是汇聚交换机的一种接口类型提升FTTX的维护效率,降低OPEX
  • 所需E币: 0
    时间: 2020-12-24 17:16
    大小: 1.47MB
    上传者: samewell
    ADI_世健产品线技术资料与手册
  • 所需E币: 3
    时间: 2020-11-28 09:49
    大小: 1.83MB
    上传者: LegendNing
    【强烈推荐】VerilogHDL的基本知识--周立功Actel产品线.pdf周立功VerilogHDL黄金参考指南VerilogHDL是一种硬件描述语言,以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。VerilogHDL和VHDL是世界上最流行的两种硬件描述语言,都是在20世纪80年代中期开发出来的。前者由GatewayDesignAutomation公司(该公司于1989年被Cadence公司收购)开发。两种HDL均为IEEE标准。 VerilogHDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。  VerilogHDL语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模语言。此外,VerilogHDL语言提供了编程语言接口,通过该接口可以在模拟、验证期间从设计外部访问设计,包括模拟的具体控制和运行。  VerilogHDL语言不仅定义了语法,而且对每个语法结构都定义了清晰的模拟、仿真语义。因此,用这种语言编写的模型能够使用Verilog仿真器进行验证。语言从C编程语言中继承了多种操作符和结构。VerilogHDL提供了扩展的建模能力,其中许多扩展最初很难理解。但是,VerilogHDL语言的核心子集非常易于学习和使用,这对大多数建模应用来说已经足够。当然,完整的硬件描述语言足以对从最复杂的芯片到完整的电子系统进行描述。