tag 标签: top

相关博文
  • 热度 22
    2012-12-28 17:00
    6355 次阅读|
    6 个评论
    哎呀,不看不知道,一看心里很平静。当那个老外主持人介绍身上面所有的东西都是在中国买的山寨货的时候,我很淡定,一点也不蛋疼。随着后面介绍中国汽车,老衲升天啦。主持人问到这个是1.5L的发动机对吧,为什么马力这么小?为什么为什么?末日来了,开着这样的车怎么跑得过?老外用专业的眼光最后评价中国车用了五年的时间从马自达(我们老家叫蹦迪)生产成了比较可以的轿车,以后可能全世界都是中国车,但愿如此,中国人雄起啊,中国汽车雄起啊,nnd,早日走出自己的路吧。
  • 热度 17
    2012-12-18 17:02
    3511 次阅读|
    0 个评论
    http://www.cadence.com/Community/forums/p/10684/11609.aspx   Place_Bound_Top % _$ F: P" ^4 q% ` P, m) M4 `8 X- d4 W4 D2 F! I) v Used to ensure you don’t place components on top of each without getting a DRC.  This boundary % F" w4 n/ {+ Q9 B2 o normally defines the component area which may or may not include pins of surface mount devices. 8 |4 h2 k  |! @( J" E" W }8 j This boundary can also be assigned a component high to be verified at the board level and checked , v4 l0 O% w/ J0 ~ to the Package_Keepout_Top boundaries or any other special component clearances.  If this boundary $ G8 d) R. T- n4 q. Y G does not exist than it will be automatically created based on the Assembly_Top outline and the outer * }- {4 l/ B; _2 \ p  \- s* { extents of the component pins. This boundary can only be defined at the symbol level (.dra). 4 s( N1 B8 @6 T4 u/ K% m, P 5 E  w4 H! F8 c5 c   {6 r* E0 t' r- u! B2 ~. [ + j: o; E3 L1 P) v  W2 j' v Place_Bound_Top 用于确保你不会在其他器件的顶部 放置器件,否则报DRC。这个功能定义了器件所占区域,包括表贴器件的pins(有些不包括)。这个功能也能用来定义 板级检验时的 器件高度,和检查 Package_Keepout_Top或其他特殊器件间距。如果这个功能不存在,它将依照 Assembly_Top的边框和器件pins的向外扩展, 自动创建。这个功能只能在symbol级定义(.dra)。 2 i } B' G! M8 |3 H' y. p 1 c w9 b7 z8 S2 G2 Z7 _8 c 9 c; E, w8 z, w7 t8 T% Z Dfa_Bound_Top : l' p' ~8 c+ b, S 1 L/ s" u, a) h Used by the Real Time Design for Assembly (DFA) Analysis to check clearances between components 0 f6 I* Y9 u8 B1 C1 { driven by a Spreadsheet based matrix of components.  This boundary normally or can be different then 9 H. j7 _, l; b2 g6 o0 Z! ` the traditional Place_Bound_Top boundary and it may include pins of surface mount devices. 9 |% ^6 o; O) s. q+ y) x) A5 l6 g: a If this boundary does not exist than the DFA checks default to using the Place_Bound_Top boundary.   0 C6 q# d2 _' ^0 [ . G( d0 H; a: U1 j5 B+ J8 o. b This boundary can only be defined at the symbol level (.dra). - C% l4 N5 x' x$ ` 9 W/ j/ j( }' s; |8 m% {4 w - f$ y; x" U: H; w; [ . p* N! b* J# ?( ^  `5 t9 } Dfa_Bound_Top ) Q# `3 G: v3 ?7 V% _8 I( J5 { 在实时设计中, 在 器件阵列的数据表驱动下, 用它在 装配(DFA)分析中检查器件间距 。该功能(指定所占区域)可以相同,或不同于传统的 Place_Bound_Top功能,即可能包含表贴器件的pins。如果这个功能不存在,则DFA检查就默认的使用 Place_Bound_Top功能(来代替)。这个功能只能在symbol级定义(.dra)。 7 y; d0 t" O% Q! q. C* R* F8 ~ ' l' o2 l4 q8 _6 c3 |! Q) S3 W ! A5 [  q" A9 F' b$ v, } 4 R* X. z  ^4 L4 l' ~/ d* X % ~9 @. k  |: S: J' X, | Package_Keepout_Top . |7 ?! \  }0 i6 u" W 7 D P) e* O* o6 [$ b V Used to ensure you don’t violate placement keepout areas or high restricted area in a design. $ c% P, w2 g# V * k; M$ L) X: [6 [" \ This boundary can only be defined at the board level (.brd) and cannot be added to the + l$ c0 J% Y- ?: L symbol level (.dra) unless it is part of a Mechanical Symbol (.bsm) ; E9 l  a/ D3 D* H( q0 J   c! \3 \; Z8 O, f5 K  j ) @$ X0 `6 p6 A R9 D4 V Package_Keepout_Top   Y9 o9 {4 u1 R$ d* h 用于确保在设计中,你不会在keepout区或高度受限区,非法放置器件。这个功能只能在board级(.brd)定义,不能添加到symbol级(.dra),除非他是机械symbol(.bsm)的一部分。 + g$ K1 Z" }3 b  R* ~- A1 C6 t  
  • 热度 24
    2012-7-8 11:02
    5872 次阅读|
    2 个评论
    TopLayer .GTL 顶层走线 BottomLayer .GBL 底层走线 TopOverlay .GTO 顶层丝印 BottomOverlay .GBO 底层丝印 TopPaste .GBP 顶层表贴(做激光模板用) BottomPaste .GBP 底层表贴(做激光模板用) TopSolder .GTS 顶层阻焊(也叫防锡层,负片) BottomSolder .GBS 底层阻焊(也叫防锡层,负片) MidLayer1 .G1 内部走线层1 MidLayer1 .G2 内部走线层2 MidLayer3 .G3 内部走线层3 MidLayer4 .G4 内部走线层4 InternalPlane1 .GP1 内平面1(负片) InternalPlane2 .GP2 内平面2(负片) Mechanical1 .GM3 机械层1 Mechanical2 .GM3 机械层2 Mechanical3 .GM4 机械层3 Mechanical4 .GM3 机械层4   KeepOutLayer .GKO 禁止布线层 DrillGuide .GG1 钻孔引导层 DrillDrawing .GD1 钻孔图层 Top Pad Master .GPT 顶层主焊盘 Bottom Pad Master .GPB 底层主焊盘  
相关资源
  • 所需E币: 1
    时间: 2023-6-12 09:29
    大小: 1.19MB
    上传者: 张红川
    Topswitchic.pdf
  • 所需E币: 1
    时间: 2023-6-12 09:29
    大小: 111.5KB
    上传者: 张红川
    top开关电源设计及电路1.doc
  • 所需E币: 2
    时间: 2023-6-12 09:30
    大小: 122KB
    上传者: 张红川
    top开关电源设计及电路2.doc
  • 所需E币: 3
    时间: 2023-2-2 10:07
    大小: 7.04MB
    上传者: 张红川
    TOP系列电源设计软件包
  • 所需E币: 3
    时间: 2023-2-2 10:06
    大小: 15MB
    上传者: 张红川
    TOP系列电源设计软件包 
  • 所需E币: 3
    时间: 2023-2-2 10:06
    大小: 15MB
    上传者: 张红川
    TOP系列电源设计软件包 
  • 所需E币: 3
    时间: 2023-2-2 10:06
    大小: 15MB
    上传者: 张红川
    TOP系列电源设计软件包
  • 所需E币: 0
    时间: 2022-8-10 23:55
    大小: 8.99MB
    上传者: samewell
    TOP系列电源设计软件.rar
  • 所需E币: 1
    时间: 2022-7-23 16:55
    大小: 13.05KB
    上传者: Argent
    Tabletopconveyortappingmachingwiththreadcheck,SLC500
  • 所需E币: 0
    时间: 2020-12-22 13:28
    大小: 227.41KB
    上传者: samewell
    Top20W低空载功耗电源
  • 所需E币: 0
    时间: 2020-8-25 23:30
    大小: 255.6KB
    上传者: samewell
    Altera_EP4CE22F17C8PINTopView.pdf
  • 所需E币: 3
    时间: 2019-12-28 23:31
    大小: 1.86MB
    上传者: 二不过三
    高效率开关电源设计思路……
  • 所需E币: 3
    时间: 2019-12-25 15:25
    大小: 4.77MB
    上传者: 2iot
    ZWORD嵌入式开发创意大赛.part03.rar……
  • 所需E币: 3
    时间: 2019-12-24 22:04
    大小: 289.47KB
    上传者: 16245458_qq.com
    Abstract:Analog-to-digitalconverters(ADCs)representthelinkbetweenanaloganddigitalworldsinreceivers,testequipmentandotherelectronicdevices.AsoutlinedinPart1ofthisarticleseries,anumberofkeydynamicparametersprovideanaccuratecorrelationofthedynamicperformancetobeexpectedfromagivenADC.Part2ofthisarticleseriescoverssomeofthesetupconfigurations,equipmentrecommendationsandmeasurementproceduresfortestingthedynamicspecificationsofhigh-speedADCs.Maxim>DesignSupport>TechnicalDocuments>Tutorials>A/DandD/AConversion/SamplingCircuits>APP729Maxim>DesignSupport>TechnicalDocuments>Tutorials>Basestations/WirelessInfrastructure>APP729Maxim>DesignSupport>TechnicalDocuments>Tutorials>High-SpeedSignalProcessing>APP729Keywords:analogtodigitalconverters,ADCs,high-speedADC,SNR,SINAD,ENOB,THD,SFDR,two-toneIMD,multi-toneIMD,clockjitter,FFT,spectrum,windowfunctions,spectralleakage,frequencybin,bins,coherentsampling,hanning,hamming,flattopJul22,2002TUTORIAL729DynamicTestingofHigh-SpeedADCs,Part2Jul22,2002Abstract:Analog-to-digital……
  • 所需E币: 4
    时间: 2019-12-24 19:26
    大小: 289.47KB
    上传者: wsu_w_hotmail.com
    摘要:模拟-数字转换器(ADC)的代表在接收器,测试设备及其他电子设备的模拟和数字世界之间的联系。正如在本系列文章的第1部分所述,一些关键的动态参数,提供准确的相关性的动态性能,可以从一个给定的ADC预期。本系列文章的第二部分包括一些安装配置,设备的建议和高速ADC的动态规格测试测量程序。Maxim>DesignSupport>TechnicalDocuments>Tutorials>A/DandD/AConversion/SamplingCircuits>APP729Maxim>DesignSupport>TechnicalDocuments>Tutorials>Basestations/WirelessInfrastructure>APP729Maxim>DesignSupport>TechnicalDocuments>Tutorials>High-SpeedSignalProcessing>APP729Keywords:analogtodigitalconverters,ADCs,high-speedADC,SNR,SINAD,ENOB,THD,SFDR,two-toneIMD,multi-toneIMD,clockjitter,FFT,spectrum,windowfunctions,spectralleakage,frequencybin,bins,coherentsampling,hanning,hamming,flattopJul22,2002TUTORIAL729DynamicTestingofHigh-SpeedADCs,Part2Jul22,2002Abstract:Analog-to-digital……
  • 所需E币: 4
    时间: 2019-12-24 19:21
    大小: 289.47KB
    上传者: wsu_w_hotmail.com
    摘要:模拟-数字转换器(ADC)的代表在接收器,测试设备及其他电子设备的模拟和数字世界之间的联系。正如在本系列文章的第1部分所述,一些关键的动态参数,提供准确的相关性的动态性能,可以从一个给定的ADC预期。本系列文章的第二部分包括一些安装配置,设备的建议和高速ADC的动态规格测试测量程序。Maxim>DesignSupport>TechnicalDocuments>Tutorials>A/DandD/AConversion/SamplingCircuits>APP729Maxim>DesignSupport>TechnicalDocuments>Tutorials>Basestations/WirelessInfrastructure>APP729Maxim>DesignSupport>TechnicalDocuments>Tutorials>High-SpeedSignalProcessing>APP729Keywords:analogtodigitalconverters,ADCs,high-speedADC,SNR,SINAD,ENOB,THD,SFDR,two-toneIMD,multi-toneIMD,clockjitter,FFT,spectrum,windowfunctions,spectralleakage,frequencybin,bins,coherentsampling,hanning,hamming,flattopJul22,2002TUTORIAL729DynamicTestingofHigh-SpeedADCs,Part2Jul22,2002Abstract:Analog-to-digital……