tag 标签: max5591

相关资源
  • 所需E币: 4
    时间: 2019-12-28 23:48
    大小: 74.5KB
    上传者: 978461154_qq
    AtutorialispresentedoninterfacingaPIC18F442microcontrollertotheMAX5591fast-settlingDAC,withanexampleprogram.……
  • 所需E币: 3
    时间: 2019-12-24 22:49
    大小: 195.19KB
    上传者: 微风DS
    摘要:本程序员手册提供MAX5290-MAX5295,MAX5580-MAX5585,MAX5590-MAX5595用户可编程D/A转换器(DAC)的详细时序图和高级编程特性。MAX5290-MAX5295,MAX5580-MAX5585,MAX5590-MAX5595用户可编程DAC程序员手册Oct12,2004摘要:本程序员手册提供MAX5290-MAX5295,MAX5580-MAX5585,MAX5590-MAX5595用户可编程D/A转换器(DAC)的详细时序图和高级编程特性。本手册为MAX5290-MAX5295,MAX5580-MAX5585,MAX5590-MAX5595用户可编程D/A转换器(DAC)提供详细的时序图和高级编程特性。该系列的每一个器件共享一个非常灵活的3,4或5线串行接口,组成该接口的输入和输出信号为:SCLK―串行时钟输入。根据不同的配置,数据可以在时钟的上升沿或下降沿,同步输入或输出串行接口。DIN―串行数据输入。CS―低电平有效芯片选择。除DSP帧同步模式外,对于其他所有模式,CS下降沿对应串行接口指令开始,CS上升沿对应指令结束。DSP―DSP在上电复位序列结束时进行采样,其状态决定了为DIN数据提供时钟的SCLK信号的有效沿。连接DSP至DVDD,则SCLK上升沿时数据同步输入,连接DSP至DGND,则SCLK下降沿数据同步输入。DSP也可进行有源驱动,在这种情况下,上电复位后DSP的第一个上升沿将使能DSP帧同步模式。UPIO1/UPIO2―该系列器件均有两个用户编程I/O端口(UPIO1和UPIO2),可以配置成包括串行数据输出端口在内的多种模式,既可以读回(DOUTRB),也可以是菊花链(DOUTDC0或DOUTDC1)。详细的时序规范和器件配置信息请参考MAX5290-MAX5295,MAX5580-MAX5585或MAX55……