tag 标签: 经典教程

相关资源
  • 所需E币: 3
    时间: 2019-12-25 06:00
    大小: 1.38MB
    上传者: 微风DS
    synplify_pro经典教程InstituteofArtificialIntelligenceandRoboticsSynplifypro综合西安交大SOC设计中心:沈云红Email:socman_shen@163.comhttp://aiar.xjtu.edu.cnInstituteofArtificialIntelligenceandRobotics什么是综合?设计描述……
  • 所需E币: 4
    时间: 2020-1-4 12:17
    大小: 4.75MB
    上传者: 238112554_qq
    verilog经典教程非常推荐下载第1章简介本章介绍VerilogHDL语言的发展历史和它的主要能力。1.1什么是VerilogHDL?VerilogHDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。VerilogHDL语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模语言。此外,VerilogHDL语言提供了编程语言接口,通过该接口可以在模拟、验证期间从设计外部访问设计,包括模拟的具体控制和运行。VerilogHDL语言不仅定义了语法,而且对每个语法结构都定义了清晰的模拟、仿真语义。因此,用这种语言编写的模型能够使用Verilog仿真器进行验证。语言从C编程语言中继承了多种操作符和结构。VerilogHDL提供了扩展的建模能力,其中许多扩展最初很难理解。但是,VerilogHDL语言的核心子集非常易于学习和使用,这对大多数建模应用来说已经足够。当然,完整的硬件描述语言足以对从最复杂的芯片到完整的电子系统进行描述。1.2历史VerilogHDL语言最初是于1983年由GatewayDesignAutomation公司为其模拟器产品开发的硬件建模语言。那时它只是一种专用语言。由于他们的模拟、仿真器产品的广泛使用,VerilogHDL作为一……
  • 所需E币: 3
    时间: 2020-1-4 12:39
    大小: 1.01MB
    上传者: 238112554_qq
    protel99se经典教程……