tag 标签: adf4113

相关资源
  • 所需E币: 5
    时间: 2019-12-30 10:16
    大小: 396.69KB
    上传者: givh79_163.com
    可用于频率合成的高性能锁相芯片ADF4113……
  • 所需E币: 4
    时间: 2020-1-13 18:31
    大小: 103.33KB
    上传者: 二不过三
    利用ADF4113设计数字锁相式频率源维普资讯http://www.cqvip.com工程应用利用ADF4113设计数字锁相式频率源中国电子科技集团公司第54研究所田耀贵崔平贾世旺摘要该文介绍了AD公司的ADF4113频率综合器芯片,应用AD公司的ADISimPLL软件进行仿真,设计出L频段数字锁相式频率源,解决了在调试中遇到的关键问题,最终实现的电路具有良好性能指标。关键词锁相环(PI工)数字锁相环(DPLL)频率综合器相位噪声vco(压控振荡器)表1ADF4113两种电压工作模式特性工作工作频率电压(V)351引言随着大规模数字集成电路的发展,低相噪、高性能、可编程数字频率综合器集成芯片得到广泛应用。这些集成电路把频率综合器的主要部件:如分频器、鉴频/相器、锁定检测电路等都集成在同一片芯片上,使用者只需要在芯片外围附加上VCO(压控振荡器)、环路滤波器等,便可以构成完整的PLL(锁相环)环路。由这些集成芯片组成的电路,具有可靠性高、成本低、体积小、电路简单、易于调试和模块化等优点。因此,研究以频率综……
  • 所需E币: 4
    时间: 2020-1-14 10:09
    大小: 102.5KB
    上传者: 16245458_qq.com
    基于ADF4113的可控频率源设计基于ADF4113的可控频率源设计[日期:2005-12-12]来源:今日电子 作者:倪淑艳张宝玲李晓波频率合成技术数字锁相式频率合成器的基本原理是:应用数字逻辑电路把VCO频率一次或多次分频至鉴相器频率上,再与参考频率在鉴相电路中比较,所产生的误差信号用来控制VCO频率,使之锁定在参考频率的稳定度上。上述原理如图1所示。[pic]图1数字锁相式频率合成器工作原理图其中N分频器是由单片机编程控制的,因此这种合成器又体现了程序设计和锁相技术的结合。从总体结构看,它由单片机、锁相环和可编程分频器三部分组成。ADF4113简介ADF4113是一种直接数字式频率合成器,它的最高工作频率为3.0GHz,工作电压为2.7~5.5V,可用于无线电基站设备、无线手提终端和信号检测设备等,它的外部引脚如图2所示。[pic]图2ADF4113的外部引脚1工作原理ADF4113从外部输入的信号只有标准频率源信号和控制信号。标准频率源信号经过耦合电路输入到ADF4113后,经14位的R分频器得到鉴相基准频率送鉴相器。单控制信号由时钟信号CLK、数据信号DATA和使能信号LE组成。在时钟信号的控制下,由串行口输入24位数据信号,暂时存放在24位输入寄存器中。在接收到使能信号后,先前输入的24位数据根据地址位到达对应的锁存器。当ADF4113接收到反馈回来的输出频率后,……