所需E币: 3
时间: 2020-1-10 10:46
大小: 107.29KB
高速PCB设计的布局布线优化方法技术文库高速PCB设计的布局布线优化方法随着半导体工艺的发展,器件的工作频率越来越高,使得高速PCB的设计成为产品设计中的一个重要环节,而高速PCB设计所面临的过冲、下冲、振铃、延迟和单调性等信号完整性问题,将成为传统设计的一个瓶颈,设计人员仅仅凭经验将越来越难设计出完整的解决方案,因此设计人员只有借助一套完整的信号完整性分析工具才能准确预测并消除这些问题。下面我们结合高速PCB设计分析工具SpecctraQuest来分析以上的PCB级信号完整性问题。拓扑结构对信号的影响当信号在高速PCB板上沿传输线传输时遇到阻抗不匹配,将有部分能量从阻抗不连续点沿传输线传回,造成反射现象。在高速PCB设计中,有很多问题都是由反射引起的,因此应该特别注意。在高速PCB板上,一条导线已经不再是单纯的导线,而须当作传输线看待,按照传输线理论来处理。阻抗的不匹配,以及在不同分支上传输时间的不一致都会造成信号完整性问题。图1是一个典型的单驱动器多接收器的拓扑结构,在接收器端开路,阻抗为无穷大,因此信号在终端会发生全反射,沿传输线原路返回。串接电阻阻值为Z0,传输线阻抗为2Z02=Z01=Z0,信号沿Z01通过连接点传递到两个分支时,由于两个分支并联,因此从Z01看过去的阻抗正好为Z0,因此信号在从Z01传递到两个分支时信号不会发生反射。信号继续沿分支传递到终端,终端开路,因此信号被反射回来;由于是不平衡的拓扑结构,信号沿原路返回时就会有时间上的不一致,因此在节点处就会有信号完整性问题出现。采用对称的拓扑结构可以解决这个问题。结合如图2所示实际工作中的一个例子来分析,这是在一个路由器中收发器到内存的拓扑结构图,驱动器是BCM5625,接收器是存储器。在图2中红……