tag 标签: 简要

相关资源
  • 所需E币: 5
    时间: 2020-1-10 11:00
    大小: 754.87KB
    上传者: 2iot
    ALLEGRO软件PCB设计简要流程及相关注意事项ALLEGRO软件PCB设计简要流程及相关注意事项ALLEGRO软件PCB设计简要流程及相关注意事项原理图网表输出时请注意不要选择Repackage项,因为有可能导致已经布局好的PCB元器件位号重新编排,部分器件可能须重新布局。1.11Allegro原理图网表导入1.1首先进行PCB库路径指定,分别指定本工程焊盘和器件封装的路径ProjectManagerSetup->Tools(AllegroSetup)->Design_paths(padpath\psmpath)1ALLEGRO软件PCB设计简要流程及相关注意事项2ALLEGRO软件PCB设计简要流程及相关注意事项3ALLEGRO软件PCB设计简要流程及相关注意事项注意焊盘、器件封装、热焊盘图形库必须使用公共库,如需要可在psmpath路径中添加PCB外框图路径。多余的路径删除以免出错。(热焊盘图形库路径不可缺)另外在ALLEGRO中SETUP目录下Userpreferences项中也可进行此项设置。器件封装路径所指的库必须及时与公共库进行同步或更新。1.2导入网表从File->import->logical来导入此处注意importfrom路径,应在工程packaged目录下4ALLEGRO软件PCB设计简要流程及相关注意事项1.3查看网表导入报告文件网表导入后会产生一个报告文件,点击File目录下Viewlog就可以看到。此处有可能产生如下问题:1)器件原理图管脚数量、名称与PCB标准库不一致。(应修改原理图库)2)没有找到器件封装和焊盘。(重新确定库路径)原理图库指定的PCB封装……
  • 所需E币: 3
    时间: 2020-1-14 18:14
    大小: 74.56KB
    上传者: 978461154_qq
    DRC规则检查简要指南,DRC规则检查简要指南……
  • 所需E币: 3
    时间: 2020-1-14 18:31
    大小: 125.7KB
    上传者: 二不过三
    lvs规则检查简要指南,lvs规则检查简要指南……
  • 所需E币: 3
    时间: 2020-1-13 16:45
    大小: 274.21KB
    上传者: wsu_w_hotmail.com
    WhatIF设置简要说明WhatIF设置简要说明安捷伦EEsof应用工程师谢成诚Cheng-cheng_xie@agilent.com确定接收机的中频范围是一个非常麻烦的事情。有太多的高次谐波及混频产物可能落到中频带宽中,这些产物会对中频信号产生干扰。为增强系统的抗干扰能力及工作的稳定性,必须要提前为系统寻找一个相对“干净”的中频频段。杂散频谱的根源有两个,一个是RF信号和LO信号由于混频器的非线性特征混频得到的交调产物,可以表述为FIF=│mxFRF±nxFLO│,其中m=0,1,2,...n=0,1,2,...另一个是RF和LO信号的高次谐波。这些频谱一旦落入中频频带内,便会对中频信号产生干扰。一般要求将这些杂散抑制在中频功率60dB以下。通常中频设计的过程是:工程师根据经验大致估计出中频的频段,然后反推处LO频率,再看RF及LO的高次谐波和交调产物是否落入中频频段。这样的流程非常繁琐而且低效,通常需要耗费工程师数天乃至数周的时间来进行中频规划。目前市面上也有很多公式、软件可以帮助工程师完成中频规划的工作。如下图所示:但这些工具也存在一些问题:假设信号是无带宽的。在早些年,基带信号的带宽只有几十kHz,忽视信号带宽的做法对系统设计的影响还不大。但今年来通信系统的迅猛发展,宽带信号、超宽带信号越来越多,信号带宽必须要加以考虑。没有办法进行多频段分析。显示结果不够直观。不考虑中频、射频、本振之间带宽的关系等。前几个问题非常直观,现就最后一个问题,也是最重要的一个原则来进行说明。如下图中的射频信号为75MHz至115MHz,由四个信道组成,每个信道带宽10MHz,这也是中频的带宽。故相对应的本振带宽为110MHz-80MHz=30M……