tag 标签: 个基

相关资源
  • 所需E币: 5
    时间: 2020-1-13 09:49
    大小: 305KB
    上传者: 16245458_qq.com
    关于电磁干扰的几个基本概念基本概念问:最近在看资料时,常遇到“电磁骚扰”和“电磁干扰”两个术语,它们有什么不同?答:根据中华人民共和国国家标准GB/T4365-1995,“电磁兼容术语”,电磁骚扰和电磁干扰的定义分别如下:电磁骚扰:任何可能引起装置、设备或系统性能降低或对有生命或无生命物质产生损害作用的电磁现象。电磁骚扰可能是电磁噪声、无用信号或传播媒介自身的变化。电磁干扰:电磁骚扰引起的设备、转输通道或系统性能的下降。从上面定义可知,电磁骚扰仅仅是电磁现象,即客观存在的一种物理现象,它可能引起降级或损害,但不一定已经形成后果。而电磁干扰则是电磁骚扰引起的后果。问:电磁骚扰什么场合最多,它们是怎样产生的?答:电磁骚扰最多的场合如下:高速数字信号线路、开关电路、脉冲发生电路和大功率控制电路等在极短的时间内电压电流急速变化的场合,所含有电感和电容的电路通断的场合。另外,磁场、电场、电荷等电量急速变化时,同样产生电磁骚扰。开关动作的电路中,电压/电流的增大或衰减时间t越短,则噪声的带宽越宽;急速变化的电压V及电流I的幅值越大,则噪声的幅度越大。特别是在电感性负载的电路中,电路从通转换成断的瞬间,容易产生如图1所示的断续的电磁干扰。图中的噪声波形由小逐渐变大,这对应了开关触点之间的距离由小到大的过程。[pic]图1从通变为断时的噪声在图2所示的电路中,直流电压VD在L和R串联的负载上产生电流I时,开关S从通转换成断的瞬间,在L两端产生比VD大数十倍、有时上百倍的极性相反的尖峰电压(称为电感反冲电压)。[pic]……
  • 所需E币: 4
    时间: 2020-1-14 19:47
    大小: 389.5KB
    上传者: 16245458_qq.com
    FPGA设计的4个基本原则,王诚FPGA设计的四个基本原则王诚、莫毅群、周海涛、钟信潮摘要:本文讨论了FPGA/CPLD设计的四个基本原则:面积和速度的平衡互换原则、硬件原则、系统原则、同步设计原则等。这些原则都是FPGA/CPLD逻辑设计的内在规律的体现,希望通过本文,能够引起大家对FPGA/CPLD设计规律的讨论与探索。关键词:FPGA面积和速度的平衡互换原则硬件原则系统原则同步设计原则本文简单讨论一下FPGA/CPLD设计的四个基本原则。FPGA/CPLD设计的基本原则是一个非常大的问题,不可能面面俱到,在此只能对常用的一些设计基本原则与方法提纲携领地加以介绍,希望引起同事们的注意,如果大家能有意识的用这些原则指导日后的工作,不断积累和充实自己,将取得事半功倍的效果!本文主要内容如下:•基本原则之一:面积和速度的平衡与互换;•基本原则之二:硬件原则;•基本原则之三:系统原则;•基本原则之四:同步设计原则;1基本原则之一:面积和速度的平衡与互换这里“面积”指一个设计消耗FPGA/CPLD的逻辑资源的数量,对于FPGA可以用所消耗的触发器(FF)和查找表(LUT)来衡量,更一般的衡量方式可以用设计所占用的等价逻辑门数。“速度”指设计在芯片上稳定运行,所能够达到的最高频率,这个频率由设计的时序状况决定,和设计满足的时钟周期,PADtoPADTime,ClockSetupTime,ClockHoldTime,Clock-to-OutputDelay等众多时序特征量……