tag 标签: 中出

相关资源
  • 所需E币: 0
    时间: 2024-6-2 19:01
    大小: 320.5KB
    上传者: 谷景电子电感
    13、双线磁环共模电感测试中出现异常的原因分析gujing
  • 所需E币: 2
    时间: 2020-11-18 09:26
    大小: 142.14KB
    上传者: 丸子~
    高频PCB设计中出现的干扰分析及对策
  • 所需E币: 5
    时间: 2020-9-27 10:43
    大小: 271.85KB
    上传者: 丸子~
    高频PCB设计中出现的干扰分析及对策
  • 所需E币: 4
    时间: 2020-1-14 10:27
    大小: 271.85KB
    上传者: 二不过三
    高频设计中出现的干扰分析及对策第卷第期年月电子工艺技术°高频°设计中出现的干扰分析及对策李勇明曾孝平重庆重庆大学摘要随着频率的提高将出现与低频°设计所不同的诸多干扰归纳起来主要有电源噪声!传输线干扰!耦合!电磁干扰四个方面"通过分析高频°的各种干扰问题结合工作中实践提出了有效的解决方案"关键词电磁干扰电磁兼容性串扰耦合中图分类号文献标识码文章编号AnalysisandSolutionofInterferenceinPCBDesignLIYongming,ZENGXiaoping(ChongqingUniversity,Chongqing,China)Abstract:×××2°×2°×2Keywords:DocumentCode:ArticleID:电源噪声高频电路中电源所带有的噪声对高频信号影常常为低频电路设计人员所忽视"°设计中消除电源噪声的方法有如下几种"响尤为明显"因此首先要求电源是低噪声的"在这……
  • 所需E币: 5
    时间: 2020-1-15 13:43
    大小: 502KB
    上传者: 2iot
    上电过程中出现的问题及对策设计人员都知道,在数字电路的设计中要尽量避免逻辑电路的“竞争”和“冒险”。同样地,在模拟电路的设计中,那些在稳态下非常可靠的设计,仍然会在一些过渡过程中出现问题。本文主要分析了在上电过程中电路可能出现的一些情况和它们的成因,设计人员应该在设计时就采取一些必要的方法来杜绝这些潜在的隐患,以加快产品的设计周期,提高产品质量。||开关打开和热插拔瞬间出现的问题F,当开关在极短的时间内打开时,由于电容两端电压不能瞬变,升压变换器的响应速度又没有这么快,结果由于两个电容上的电荷重新分配而造成电压跌落,输出电压Vout=(10(F的电容。电路设计中经常会使用一些陶瓷电容作输入输出电源滤波,但是在这个电源设计中,原来的升压电路输出电容是10(在使用MAX1567设计数码相机的电源时,有位工程师曾抱怨说MAX1567的输出能力太差。当给一个100mA的负载供电的开关打开时,MAX1567的输出就由于供电能力不足而导致输出电压下降,同时,MAX1567有欠压保护功能,当电压跌落到门限电压以下时,MAX1567认为有故障而进入保护状态,因此该电路总是在电源上电完成、即将开始工作时自动关闭。但是MAX1567的规格表上很明确地给出了这一路的输出电流可以高达500mA,问题出在哪里呢?图1是这一4V马达供电的局部电路图,升压变换器的设计没有问题,问题出在作为上电控制开关的PMOSFET的输出端有一个10F×4V)/(10F+10F)=2V。此电压低于MAX1567的输出欠压保护门限2.5V,因而导致MAX1567保护。在便携手持设备的设计中,经常会用一些MOSFET开关来做系统电源管理,以达到尽可能长的电池供电时间。从上面的例子可知,如果开关输出端有电容,那么开关高速打开时会造成输入电压跌落,轻则导致系统的复位,重则导致系统崩溃。虽……
  • 所需E币: 3
    时间: 2020-1-13 10:27
    大小: 386KB
    上传者: 16245458_qq.com
    避免高速DSP系统中出现的噪声和EMI问题避免高速DSP系统中出现的噪声和EMI问题在任何高速数字电路设计中,处理噪声和电磁干扰(EMI)都是一个必然的挑战。处理音视频和通信信号的数字信号处理(DSP)系统特别容易遭受这些干扰,设计时应该及早搞清楚潜在的噪声和干扰源,并及早采取措施将这些干扰降到最小。良好的规划将减少调试阶段中的大量时间和工作的反复,从而会节省总的设计时间和成本。如今,最快的DSP的内部时钟速率高达数千兆赫,而发射和接收信号的频率高达几百兆赫。这些高速开关信号将会产生大量的噪声和干扰,将影响系统性能并产生电平很高的EMI。而DSP系统也变得更加复杂,比如具有音视频接口、LCD和无线通信功能,以太网和USB控制器、电源、振荡器、驱动控制以及其他各种电路,所有这些都将产生噪声,也都会受到相邻元器件的影响。音视频系统中特别容易产生这些问题,因为噪声会引起敏感的模拟性能的下降,而对于离散的数据来说却不明显。至关重要的是从设计的一开始就着手解决噪声和干扰问题。许多设计第一次都没有通过联邦通信委员会(FCC)的电磁兼容测试。如果在早期的设计中在低噪声和低干扰设计方法上花费一些时间,就会减少后续阶段的重新设计成本和产品的上市时间的延迟。因此,从设计的一开始,开发工程师就应该着眼于:1.选用在动态负载条件下具有低开关噪声的电源;2.将高速信号线间的串扰降到最小;3.高频和低频退耦;4.具有最小传输线效应的优良的信号完整性;如果实现了这些目标,开发工程师就能有效避免噪声和EMI方面的缺陷。噪声的影响及控制对于高速DSP而言,降低噪声是最重要的设计准则之一。来自任何噪声源的过大的噪声,都会导致随机逻辑和锁相环(PLL)失效,从而降低可靠性。还会导致影响FCC认证测试的辐射干扰。此外,调试一个噪声很大的系统是极端困难的;因此,要消除噪声-如果能够彻底消除的话-则……