所需E币: 3
时间: 2020-1-14 14:49
大小: 1.61MB
CMOS两级运算放大器设计与HSPICE仿真第28卷第12期2007年12月湖南科技学院学报JournalofHunanUniversityofScienceandEngineeringVol.28No.12Dec.2007CMOS两级运算放大器设计与HSPICE仿真何红松(湖南科技学院电子工程与物理系,湖南永州425100)摘要:本文根据运算放大器的设计要求(单位增益带宽、相位裕量、输入等效噪声、功耗等),选择电路结构,详细分析了CMOS运算放大器的所有性能参数,使用Levelone模型进行手工计算,设计出器件的几何尺寸,最后通过Hspice仿真软件给出了性能指标的仿真结果。关键词:CMOS;运算放大器;密勒补偿;Hspice中图分类号:O59文献标识码:A文章编号:1673-2219(2007)12-0028-03提供高增益,可以牺牲摆幅,第二级弥补摆幅,同时进一步[1]1引言两级运放可以同时实现较高增益和较大输出摆幅,其设计思路是将增益和摆幅要求分别处理,而不是在同一级中兼顾增益与摆幅。即运用第一级放大器得到高增益,可以牺牲摆幅,第二级放大器主要实现大输出摆幅,以补偿第一级牺牲的摆幅,并进一步提升增益,从而克服了单级运放增益与摆幅之间的矛盾,同时实现高增益和大摆幅。因此,利用两级放大器结构设计放大器的思想在通用运放的设计中被广泛采用。本文详细介绍了一个CMOS两级运算放大器的设计过程。1增大增益。负载电容共模输入电压输出动态范围静态功耗开环直流增益单位增益带宽相位裕量转换速率共模抑制比负电源抑制比等效输入噪声表1设计指标3pF固定在(VDD+VSS)/2[0.1(VDD-VSS),0.9(VDD-VSS)]≤2……