tag 标签: 不再

相关资源
  • 所需E币: 0
    时间: 2020-9-28 21:11
    大小: 401.44KB
    上传者: LGWU1995
    HART通信不再难成功实现HART的关键是在嘈杂、恶劣的工业环境中对HART通信信号进行精确编码和解码的能力,并获得HART通信基金会对该系统的认证注册。ADI利用AD5421(一款16位环路供电型4mA至20mADAC)和AD5700(HART、FSK调制解调器)开发了一款支持HART的全功能型智能发射器参考演示。该电路(见图2)已通过兼容性测试和验证,并注册为HART通信基金会认证的HART解决方案。注册表明,由AD5421和AD5700构成的这款ADI解决方案符合HART物理层协议,因而是一种通过验证的有效解决方案。ADI的工业转换器产品组合还包括AD5422系列,这是行业基准解决方案,非常适合4线发射器应用,新型AD5755则是一款采用创新动态功率控制技术的16位四通道DAC),主要针对多通道I/O应用。
  • 所需E币: 1
    时间: 2020-5-13 11:45
    大小: 611.69KB
    上传者: 电子阔少
    新一代ESD保护器件不再需要VCC连接
  • 所需E币: 3
    时间: 2020-1-14 19:05
    大小: 192.8KB
    上传者: givh79_163.com
    让锁存器不再让人头痛让锁存器不再让人头痛www.edacn.net/bbs让锁存器不再让人头痛(喜欢把学的东西整理一下,欢迎大家指正chenhongyi123@163.com2007.04.13)触发器是指由时钟边沿触发的存储器单元。锁存器指一个由信号而不是时钟控制的电平敏感的设备。一、锁存器的工作原理锁存器不同于触发器,它不在锁存数据时,输出端的信号随输入信号变化,就像信号通过一个缓冲器一样;一旦锁存信号起锁存作用,则数据被锁住,输入信号不起作用。锁存器也称为透明锁存器,指的是不锁存时输出对于输入是透明的。如下图所示为锁存器的原理图C是锁存控制信号输入端,D数据输入端,Q和Q是数据互补输出端。Ⅰ:C=0,G2左与门被封锁,G3被封锁Q=DG2输出,Q=0Q+1D=D,∴Q=DⅡ:C时,分两种情况Q=1(a)(b)Q=0G2输出Q=01+11D=1,所以D不影响Q和Q锁存器原理图Q=0Q=1G2输出Q=11+01D=0,所以D也不影响Q和Q∴结论:原来状态不被改变,D不影响Q和Q。由上述分析看出:C=0时,Q=D,电路不锁存数据,相当于缓冲器C=1时,D不起作用,电路状态保持C由0→1时刻前D决定的状态也就是说,C由0→1时刻将数据D锁定并保持,直到C由1→0。二、下面谈在你的设计中,如何避免使用任何锁存器但也有例外,你可以使用工艺无关的GTECHD锁存器。然而,对于所有的锁存器都必Page1of8让锁存器不再让人头痛www.edacn.net/bb……