应用范围:网络设备、存储设备及电信产品中需要SoC集成与PCI连接的系统,包括网络、路由器/交换机、嵌入式计算、网络存储、RAID磁盘控制系统等。<?xml:namespace prefix = o />
BRS_MPC8541E开发板是基于MPC8541E处理器, 拥有两个千兆以太网接口,1个百兆网口,1个RS232口,四个SATA接口。同时板载高速FPGA信号处理单元。Freescale的MPC8541E处理器,以其e500 PowerPC系统单晶片平台为基础,主频可达833MHz。
MPC8541E有一个64-bit 333MHz DDR SDRAM控制器、双Gigabit Ethernet控制器、双10/100 Fast Ethernet控制器、一个四通道DMA控制器、双非同步收发器(DUART)、两个I<?xml:namespace prefix = st1 ns = "urn:schemas-microsoft-com:office:smarttags" />2C控制器及一个序列周边接口(SPI);MPC8541E同时也包含了可將之设定为单一64位之双32位PCI控制器,而双PCI总线则是为需要多重PCI而设计。
该产品具有高速板载FPGA数字信号处理单元,可以实现数字信号接收与发送的基本功能(可供用户二次开发),同时它也具有基于通用或者专用通讯协议的数据处理与配置、数据连续存储到本地硬盘和实时网络数传等强大的功能。
主要功能
? 数据采集、存储及转发
1. FPGA经HDMI接口将数据捕获计算后在SDRAM或内部FIFO中缓存
2. PowerPC通过Local Bus将FPGA的数据读取并在DDRAM中缓存
3. PowerPC将缓存的数据通过PCI总线的硬盘控制器写入硬盘
4. PowerPC将缓存的数据通过千兆以太网接口转发
? 数据回放
1. PowerPC将硬盘中数据读出并在DDRAM中缓存
2. PowerPC将数据通过Local Bus发送给FPGA
3. FPGA将数据通过HDMI接口发出
? 数据快视
1. FPGA经HDMI接口将数据捕获计算后在SDRAM或内部FIFO中缓存
2.PowerPC通过Local Bus将FPGA的数据读取并在DDRAM中缓存
3.接收一定数据后,通知系统快视结束。系统直接处理DDRAM中的数据
主要配置
处理器:嵌入式 e500 内核,FREESCALE PowerPC处理器,533/833Hz (up to 1GHz),1850MIPS at 833MHz
存储器:512 Mbytes DDR SDRAM at DDR333 with optional ECC features(8541E)
16 MBytes flash memory,16位
接口:
l 双PCI总线
l 一条33/66 MHz 32位PCI总线用作TARGET,用于与主机接口
l 另一条33/66 MHz 32位PCI总线用作HOST,用于挂载PCI-TO-SATA桥接口
l 支持64位PCI接口,工作频率最高66 MHz
l 支持64位PCI-X接口,最高可达133 MHz
l 与Type-N载板结合具有两个10/100/1000BaseT 千兆以太网接口
l 使用FCC2用于10/100 Base-T以太网
l 使用DUART的UART0
l 使用PCI2作为HOST扩展4个SATA接口,可作RAID存储或单独使用
l JTAG 调试接口
FPGA:集成大规模高速FPGA V4,可选装RS解码、CCSDS协议支持
尺寸:标准PCI加长卡,100mm×340mm
供电:PCI或者ATX电源
功耗:小于20W
该卡详细信息请与BOREAS或当地代理商联系。
文章评论(0条评论)
登录后参与讨论