原创 PHY芯片布局布线指南

2010-1-9 12:56 6796 6 6 分类: PCB

PHY芯片(DM9000DM9161DM<?xml:namespace prefix = st1 ns = "urn:schemas-microsoft-com:office:smarttags" />9161ADM9161BI)布线指南


陈天航  01/07/2010整理


<?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" />

 


PHY芯片Datasheet布局布线相关内容


<?xml:namespace prefix = v ns = "urn:schemas-microsoft-com:vml" />



1 DM9000参考原理图(来自DM9000 datasheet



2 DM9000地平面划分图(来自DM9000 datasheet




3 DM9000电源平面划分图(来自DM9000 datasheet


 


PHY芯片布局布线注意事项:


 


1、  推荐使用4层PCB板(从顶层到底层):主要信号层、地层、电源层、信号层;


2、  网络变压器尽量靠近RJ45DB9端子;


3、  50Ω电阻(终端电阻)尽量靠近PHY芯片的RXI+/-TXO+/-引脚;


4、  优先布RXI+/-TXO+/-线对,尽量保持线对平行、等长、短距,避免过孔、交叉;


5、  若空间足够,考虑在RXI+/-TXO+/-线对间布保护地线,保护地线必须每隔一段距离要有接地孔;


6、  在网络接口布线区域(PHY+网络变压器+RJ45/DB9端子)应避免除网络信号以外的其它信号线;


7、  网络变压器至RJ45/DB9端子区域不能有任何电源或地平面,如图2示;


8、  信号线远离大地(chassis ground),如图2示;


9、  RJ45/DB9端子金属外壳和未用引脚通过电阻网络和0.1uf/2KV旁路电容连接至大地,如图1示;


10、              Band Gap电阻(6.8K±1%)尽量靠近PHY芯片引脚,并在此电阻附近不要走高速信号线,如图1示;


11、              AVCCDVCC用磁珠连接(75Ω100MHz),磁珠的每一边用10uf旁路电容连接至地,参考图3


12、              PHY芯片每个电源引脚接两个退耦电容,0.1uf和0.01uf各一个,退耦电容必须尽量靠近电源焊盘;


13、              网络变压器中心抽头AVDD和AGND之间布一个0.01uf的退耦电容,且使退耦电容尽量靠近中心抽头;


14、              PHY芯片所有模拟地引脚(PIN 5,6,46)不能直接短接,直接连到模拟地平面上;


15、              模拟地AGND、数字地DGND、大地chassis GND如何连接?(参见图23思考原因


16、              电源、地平面分割线宽度(应在100mil以上)。

文章评论0条评论)

登录后参与讨论
我要评论
0
6
关闭 站长推荐上一条 /2 下一条