原创 关于Spartan-3电源问题

2010-10-13 22:25 3421 8 9 分类: FPGA/CPLD

1. 所需电源种类:
FPGA所需电源包括:VCCINT,VCCO和VCCAUX,其中:
(1)VCCINT是核电压,对Spartan-3系列FPGA必须接固定的+1.2V;
(2)VCCO是Bank电压,每个I/O Bank都有一组VCCO与之对应,VCCO推荐接+2.5V或+3.3V(一般用+3.3V),其中在串行配置模式中VCCO_4必须和配置存储器电压保持一致。串行配置中所需的复用引脚(INIT_B、DIN/D0和BUSY/DOUT)由VCCO_4供电;
(3)VCCAUX是辅助电压,给DCMs、JTAG引脚和专用配置引脚(CCLK、PROG_B、DONE、M0-M2和HSWAP_EN)供电,必须接固定的+2.5V。
2. 电源上电时间和要求
对于Spartan-3器件,三种电源上电的先后顺序没有什么特殊的要求。建议VCCAUX在VCCINT之前上电以保证静态电流最小。
VCCINT到达1.0V时间早于或等于VCCO_4到达0.4V。VCCINT不要最后一个到达其门限电压1.0V。如果上述条件无法达到,即无法或不能限制电源上电时序,则可以使VCCINT上电时达到1.0V的上升沿时间在500us以内,也可以正常上电,不会引发配置失败问题。
    可使用专用模块(如TI TPS75003),可以控制上电时序和保证上电时的电源质量。
3. I/O口的电平设置
FPGA上所有VCCO引脚不能悬空。每个BANK中的所有VCCO必须连接到相同电压值。

PARTNER CONTENT

文章评论1条评论)

登录后参与讨论

用户438728 2014-3-28 23:59

多谢了。

用户62408 2007-3-2 11:31

hao
相关推荐阅读
用户36690 2014-09-29 09:36
高速LVDS接口信号完整性处理实例
  一、系统介绍 EMCCD相机由图像传感器、驱动电路、FPGA(Spartan-3)、LVDS接口和电源等组成。LVDS输出接口使用2片DS92LV1021,每片实现10bit并行数据到...
用户36690 2014-08-20 13:58
关于Xilinx FPGA JTAG下载时菊花链路中的芯片数量
    当一个系统中含有多片(2片以上)Xilinx FPGA、CPLD或PROM(FLASH)时,可采用单一JTAG口以菊花链(Daisy Chain)形式将所有芯片串联起来实现下载编程...
用户36690 2014-08-12 07:41
NiosII程序编译时出现onchip_mem不够问题及解决方法
    开发Altera Nios II软件可使用Nios II IDE或 Nios II Software Build Tools for Eclipse(即:Nios II SBT f...
用户36690 2014-08-11 15:06
Altera QuartusII及Cyclone IV E使用经验
  1、仅C8L、IC8L、C9L使用1.0V核电压(VCCINT),其它速度的均使用1.2V核电压。 2、对于作为LVDS传输的Bank必须接2.5V的VCCIO,参考数据手册表1-20...
用户36690 2014-08-07 14:35
Nios II IDE 与 Nios II SBT for Eclipse的区别
  1、Nios II IDE即Nios II Integrated Development Environment(Nios II 集成开发环境),Altera网站是这样介绍的: (ht...
用户36690 2014-08-07 14:34
Quratus II中 Nios II 硬件设计工具SOPC Builder与Qsys的区别
  1、 SOPC(System On a Programmable Chip.)即可编程片上系统,SOPC Builder是Quartus II中传统的Nios II 硬件设计工具,可以灵活...
EE直播间
更多
我要评论
1
8
关闭 站长推荐上一条 /3 下一条