原创 S3C64104DDR部分PCB设计

2009-12-18 15:02 1818 8 8 分类: PCB

1.1       电源和地设计


通用的设计规则包括:


1.地层必须紧挨信号层,以提供良好的返回路径。


2.地层必须无割裂现象。


3.接地管脚的处理:


a)     过孔必须尽量靠近管脚;


b)     旁路电容的接地管脚尽量靠近CPU相应接地管脚;


c)      将靠近的接地管脚用走线连接在一起。


4.电源管脚的处理:


a)     旁路电容的电源管脚尽量靠近CPU相应电源管脚;


b)     过孔必须尽量靠近管脚。


PCB面积允许的条件下,尽可能多的放置旁路电容。


1.2       信号线走线规则


1.2.1    数据信号


数据信号包括DQDQMDQS信号,共分了四个组。


同一小组的信号的长度匹配必须在1.5mm(约60mil)以内,并且尽量在一个信号层内走线,如果同一组的信号在不同的信号层内走线,必须进行PCB的层的阻抗匹配。



数据信号<?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" />


MASK信号


CLOCK


DQ[7:0]


DQM0


DQS0


DQ[15:8]


DQM1


DQS1


DQ[16:23]


DQM2


DQS2


DQ[24:32]


DQM3


DQS3


 


1.2.2    地址控制信号


地址控制信号包括CSn, CKE, ADDR[13:0], BA[1:0], RASn, CASn, WEn,AP ,长度匹配必须在1.5mm以内。


1.2.3    时钟信号SCLKSCLKn


时钟信号SCLKSCLKn必须按差分走线方式,时钟信号的长度要比数据信号和地址控制信号都要长。长度关系是:


数据信号 < 地址控制信号 < 时钟信号


以上三组信号的组间长度差控制在10mm390mil)以内。

文章评论0条评论)

登录后参与讨论
我要评论
0
8
关闭 站长推荐上一条 /2 下一条