tag 标签: 警告

相关博文
  • 热度 31
    2014-1-7 17:38
    14167 次阅读|
    2 个评论
    使用AD6.9层次画图时,出现了不少”Duplicate Net Names Bus Slice XD “的警告,在导PCB时会连不上。注意一下几项事项后,即可解决警告问题。 1、原理图各图纸中总线除了要放置端口以外,还需要放置网络标号。并在总线XD 端口处放置网络标号XD ,这个问题最容易出现。如图:         2、在分支中的标号要一致,比如在图纸1标为XD0、XD1,那么图纸2也得标为XD0、XD1而不能标为XD00、XD01。 3、如果只使用总线中的部分连接,不可以只写使用的部分。比如,图纸3需要使用XD10、XD11、XD12三根线而已,那么最好也把整个总线引过去,在分支时只使用XD10、XD11、XD12即可。如图:
相关资源
  • 所需E币: 4
    时间: 2020-1-14 19:53
    大小: 12.64KB
    上传者: wsu_w_hotmail.com
    quartus错误警告分析,quartus错误警告分析……
  • 所需E币: 3
    时间: 2020-1-15 09:34
    大小: 34KB
    上传者: 二不过三
    quartus警告在QuartusII下进行编译和仿真的时候,会出现一堆warning,有的可以忽略,有的却需要注意,虽然按F1可以了解关于该警告的帮助,但有时候帮助解释的仍然不清楚,大家群策群力,把自己知道和了解的一些关于警告的问题都说出来讨论一下,免得后来的人走弯路.下面是我收集整理的一些,有些是自己的经验,有些是网友的,希望能给大家一点帮助,如有不对的地方,请指正,如果觉得好,请版主给点威望吧,谢谢1.Foundclock-sensitivechangeduringactiveclockedgeattimeonregister""原因:vectorsourcefile中时钟敏感信号(如:数据,允许端,清零,同步加载等)在时钟的边缘同时变化。而时钟敏感信号是不能在时钟边沿变化的。其后果为导致结果不正确。措施:编辑vectorsourcefile2.VerilogHDLassignmentwarningat:truncatedvaluewithsizetomatchsizeoftarget(原因:在HDL设计中对目标的位数进行了设定,如:reg[4:0]a;而默认为32位,将位数裁定到合适的大小措施:如果结果正确,无须加以修正,如果不想看到这个警告,可以改变设定的位数3.Allreachableassignmentstodata_out(10)assign'0',registerremovedbyoptimization原因:经过综合器优化后,输出端口已经不起作用了4.Following9pinshavenothing,GND,orVCCdrivingdatain……