tag 标签: 40-nm

相关资源
  • 所需E币: 4
    时间: 2019-12-25 16:03
    大小: 1.98MB
    上传者: 2iot
    40-nmFPGAs:ArchitectureandPerformanceComparisonWhitePaper40-nmFPGAs:ArchitectureandPerformanceComparisonFPGAusersareconstantlylookingforwaystodifferentiatetheirproductsinthemarketplaceandindoingsotheydefinenewsystemswithnewrequirements.Thenewrequirementsusuallyareincreasedfunctionality,higherprocessingperformance,lowpowerconsumption,customizablecapabilities,andreprogrammability.Toachievetheserequirements,theprovenmethodologyistodoubletheFPGAdensitywhenmovingtosmallerprocessgeometries.However,movingtosmallergeometrieslike40nmdoesnotcomefree.Whiledynamicpowerreducesatthe40-nmprocessnode,staticpowerconsumptionincreasesthroughu……
  • 所需E币: 4
    时间: 2019-12-25 16:03
    大小: 1.73MB
    上传者: 2iot
    40-nmFPGAPowerManagementandAdvantagesWhitePaper40-nmFPGAPowerManagementandAdvantagesThe40-nmprocessoffersclearbenefitsoverpriornodes,includingthe65-nmnodeandthemorerecent45-nmnode.Oneofthemostattractivebenefitsishigherintegration,whichenablessemiconductormanufacturerstopackgreaterfunctionalityintolessphysicalspaceatlowercosts.Althoughincreaseddensityandperformancearevaluablebenefits,oneofthemostpressingdesignconsiderationsfortoday’ssystemdevelopersispowerconsumption.Toreducepowerconsumption,processingtechniquesgoonlysofar.Smallergeometriesprovidetheaddedbenefit……
  • 所需E币: 3
    时间: 2019-12-25 16:03
    大小: 464.26KB
    上传者: wsu_w_hotmail.com
    ALTERA40-nmFPGA功耗管理和优势白皮书___________________________________________________________________40-nmFPGA功耗管理和优势40-nm工艺要比以前包括65-nm节点和最近的45-nm节点在内的工艺技术有明显优势。最引人注目的优势之一是其更高的集成度,半导体生产商可以在更小的物理空间中以更低的成本实现更强的功能。密度和性能的提高意义重大,而当今系统开发人员面临的最大设计问题之一是功耗。工艺技术在降低功耗上的措施已经发挥到极限。更小的尺寸有利于降低动态功耗(更小的杂散电容),但是也会增大待机功耗(增加了漏电流)――如果不采取措施来降低它。Altera认识到功耗带来的问题,采取积极措施来降低有功功耗和待机功耗。本白皮书详细介绍内核和I/O的低功耗创新体系结构,以及AlteraStratixIVFPGA实现低功耗、高性能和高密度所采用的工艺技术。和最相近的竞争FPGA相比,StratixIVFPGA密度是其两倍,快35%,而总功耗低50%。引言随着工艺尺寸的减小,数字逻辑电路的漏电流成为当前FPGA面临的主要挑战。静态功耗增大的主要原因是各种漏电流源的增加。图1所示为随着更小逻辑门长度(绿色表示)的技术实现,这些漏电流源(蓝色表示)是怎样随之增加的。此外,如果不采取专门的功耗措施,由于较大的逻辑电容和较高的开关频率也会导致动态功耗增大。图1.在更小的工艺尺寸上,静态功耗显著增大。功耗由静态和动态功耗组成。静态功耗是采用可编程目标文件(.pof)对FPGA进行设置,但时……
  • 所需E币: 3
    时间: 2019-12-24 23:00
    大小: 1.59MB
    上传者: rdg1993
    本应用笔记介绍了如何使用Altera®40-和28-nmFPGA中的设计安全特性来保护您的设计免受非法复制、逆向工程以及配置文件的篡改。此外,本应用笔记也阐述了40-和28-nmFPGA设计安全特性对硬件以及软件的要求,并对实现一个安全配置流程所需要的步骤作了介绍。使用AlteraFPGA中的设计安全特性AN-556-2.0应用笔记本应用笔记介绍了如何使用Altera40-和28-nmFPGA中的设计安全特性来保护您的设计免受非法复制、逆向工程以及配置文件的篡改。此外,本应用笔记也阐述了40-和28-nmFPGA设计安全特性对硬件以及软件的要求,并对实现一个安全配置流程所需要的步骤作了介绍。1本应用笔记使用术语“40-nm”或者“28-nm”FPGA。表1列出了所支持的FPGA及其适用的器件。表1.所支持的FPGAFPGA器件……
  • 所需E币: 5
    时间: 2019-12-24 22:09
    大小: 520.23KB
    上传者: quw431979_163.com
    随着Altera40-nmFPGA的推出,越来越多的军用电子设计领域采用了可编程逻辑器件(PLD)进行设计(参见图1)。这反映了军用集成需求,也是芯片尺寸不断发展导致新ASIC成本攀升的结果。现在可以利用FPGA来实现以前限于ASIC设计或者微处理器系统的功能,不但缩短了设计周期,还可以进行简单的硬件验证。白皮书40-nmFPGA和国防电子设计组织引言随着Altera40-nmFPGA的推出,越来越多的军用电子设计领域采用了可编程逻辑器件(PLD)进行设计(参见图1)。这反映了军用集成需求,也是芯片尺寸不断发展导致新ASIC成本攀升的结果。现在可以利用FPGA来实现以前限于ASIC设计或者微处理器系统的功能,不但缩短了设计周期,还可以进行简单的硬件验证。图1.FPGA在军用电子技术领域的应用越来越广泛)3*$ッ$'&ッ$'&乘……