tag 标签: 视频叠加

相关帖子
相关资源
  • 所需E币: 3
    时间: 2019-12-25 15:44
    大小: 226.39KB
    上传者: 2iot
    介绍一种基于FPGA的视频叠加系统的硬件设计与软件实现,克服了市面上大多采用的用专用字符叠加芯片设计视频叠加系统的不足,而且系统中叠加到视频图像上的瞄准十字线可以单像素移动,并且可以根据背景灰度值的不同,实时改变自身灰度值以形成反差,更有利于观察瞄准,这是以往视频叠加系统做不到的.作为一种新型的视频叠加技术,它具有灵活性强、体积小、功耗低等特点.基于FPGA硇颃频图像叠加系统帕设计与实坝王旭东,王新赛,李坚(防空兵指挥学院红外与射频研究中心,河南郑州450052)摘要:介绍一种基于FPGA的视频叠加系统的硬件设计与软件实现,克服了市面上大多采用的用专用字符叠加芯片设计视频叠加系统的不足,而且系统中叠加到视频图像上的瞄准十字线可以单像素移动,并且可以根据背景灰度值的不同,实时改变自身灰度值以形成反差,更有利于观察瞄准,这是以往视频叠加系统做不到的。作为一种新型的视频叠加技术,它具有灵活性强、体积小、功耗低等特点。关键词:FPGA视频叠加实时VHDLDesignofVideosupeI.posingsystembasedonFPGA……
  • 所需E币: 4
    时间: 2019-12-25 15:03
    大小: 281.29KB
    上传者: 二不过三
    视频叠加器是电视监控系统中广泛应用的设备.本文介绍视频叠加的普遍原理,设计并实现了一种利用单片机与FPGA分工合作的双总线结构.其中,单片机主要负责接收字符信息以及对点阵进行更新,FPGA主要负责屏幕映像的刷新与输出.该结构的最大优点在于提高了字符刷新速度,从而增强了叠加器性能.通过测试,系统可实现滚动字幕以及字幕拖拽等诸多功能,充分达到了设计目的.……
  • 所需E币: 3
    时间: 2019-12-24 22:48
    大小: 106.32KB
    上传者: quw431979_163.com
    摘要:本文介绍在MAX4455任意图形随屏显示发生器应用电路中如何减轻有限开关时间对视频信号插入图形的影响。通过降低随屏显示伪像改善MAX4455性能Dec22,2009摘要:本文介绍在MAX4455任意图形随屏显示发生器应用电路中如何减轻有限开关时间对视频信号插入图形的影响。这篇应用笔记介绍了一个MAX4455评估板的改进电路,通过减轻有限开关时间产生的随屏显示(OSD)伪像改善MAX4455/MAX4358芯片组的性能。修改后的电路适用于任何类似于MAX4455/MAX4358的应用电路,同样可以改善电路性能。MAX4455为8通道任意图形OSD发生器;MAX4358为32x16视频交叉点开关,集成了高速复用器,用于插入OSD信号。有限开关时间的影响MAX4455OSD图形发生器有两组输出:第一组输出为OSDFILL,是插入视频图像的模拟信号;第二组输出OSDKEY是用于控制高速复用器开关通、断的数字信号。两组信号在MAX4455输出端保持同步(大约1纳秒内)。由于MAX4358高速复用器的开关时间有限,OSDFILL信号会稍稍滞后于OSDKEY信号。这将导致OSDFILL图形有一定延时,产生一个黑电平拖尾(0IRE),宽度等于开关延迟时间(图1所示)。这在显示白色字符的应用中是无法接受的,因为白色字符与黑色拖尾有较强的对比度。这种现象在浅色图像背景下会更明显,可能出现类似于浅-深-浅的图案。图1.有限开关时间的影响电路解决方案图2所示改进电路,用白电平拖尾替代了黑电平拖尾。如果白电平等于OSDFILL电平,拖尾将完全消失,从而消除有限开关时间的影响,如图3所示。R14和R构成的电阻分压器设置拖尾白电平的亮度,该值可以设置为等于OSDFILL的亮度。当R等于453Ω时,拖尾白电平的标称值为100IRE。图2给出了八个通道中一个通道的改进电路。4……