所需E币: 4
时间: 2020-1-13 10:56
大小: 479KB
传输线理论试题传输线理论试题答卷人: 答案卷 得分: 100 折合: 15 一. 在PCBLayout设计中,匹配线长是工程师的基本功之一,尤其是数据总线,要让所有信号同时到达接收端。如下图,封装A是驱动端,通过三根微带走线传输到封装B,由于封装A内部的走线长度不一致,在PC板上需要进行相应的绕线处理,以保证信号的同步性。各部分的介电常数标注在图中,请回答以下一些问题:(12分,每空3分)[pic]已知条件:真空中信号的传播速率为:11.85(inch/ns),信号传输速率大致与[pic]成反比。 1.信号在封装A中的传输延时是 158 (单位:ps/inch); 2.信号在PC板上的传输延时是 175 (单位:ps/inch);3.如果以Wire3为参考基准线长,其在封装A中走线长为2000Mils,在PC板上走线为10Inches,三根走线在封装B中的线长相同,wire1在封装A中的走线长1500Mils,wire2在封装A中的走线长1000Mils,则在PC板上,Layout工程师需要相应调整Wire1的走线长度为 10.45 inches;Wire2的长度为 10.90 inches。 二. 目前需要设计一块电路板,其中内层上要走两种特性阻抗的传输线,一种为特性阻抗……