tag 标签: 书写规范

相关博文
  • 热度 14
    2012-8-14 20:12
    2224 次阅读|
    2 个评论
    HDL代码书写规范          虽然没有“国际标准”级别的Verilog或VHDL代码书写规范可供参考,但是相信每一个稍微规范点的做FPGA/CPLD设计的公司都会为自己的团队制定一套供参考的代码书写规范。毕竟一个团队中,大家的代码书写格式达到基本一致的情况下,相互查阅、整合或移植起来才会“游刃有余”。因此,希望初学者从一开始就养成好的习惯,尽量遵从比较规范的书写方式。话说“幸福的家庭都是一样的,不幸的家庭各有各的不幸”,我们也相信,尽管不同的公司为自己的团队制定的Verilog或VHDL代码书写规范可能略有差异,但是真正好的书写规范应该都是大同小异的。所以,对于网络上漫天飞舞的书写规范,笔者本着“取其精华去其糟粕”的精神和大家一同分享。这里也不刻意区分verilog和VHDL书写规范上的不同,只是谈论一些基本的可供遵循的规范。          标识符          包括语法保留的关键词、模块名称、端口名称、信号名称、各种变量或常量名称等。语法保留的关键词是不可以作为后面几种名称使用的,Verilog和VHDL的主要关键字如下: Verilog关键词 always  endmodule  medium  reg  tranif0  and   end  primitive  module  release tranif1  assign  endspecify  nand  repeat tri  attribute  endtable  negedge  rnmos  tri0 begin  endtask  nmos  rpmos  tri1  buf  event  nor  rtran triand  bufif0  for  not rtranif0  trior  bufif1  force  notif0  rtranif1  trireg  case  forever  notif1  scalared unsigned  case,x  fork  or  signed  vectored  casez  function  output  small  wait cmos  highz0  parameter  specify  wand  deassign  highz1  pmos  specparam  weak0 default  if  posedge  strength  weak1  defparam  ifnone  primitive  strong0  while disable  initial  pull0  strong1  wire  edge  inout  pull1  supply0  wor  else  input pulldown  supply1  xnor  end  integer  pullup  table  xor  endattribute  join  remos task  endcase  large  real  time  endfunction  macromodule  realtime tran   VHDL关键词 abs  downto  library  postponed  subtype  access  else  linkage  procedure  then  after  elsif  literal  process  to  alias end loop pure transport  all  entity  map  range type  and  exit  mod  record  unaffected  architecture  file  nand  register  units array  for  new  reject  until  assert  function  next  rem  use  attribute  generate nor  report  variable  begin  generic  not  return  wait  block  group  null  rol  when body  guarded  of  ror  while  buffer  if  on  select  with  bus  impure  open severity  xnor  case  in  or  shared  xor  component  inertial  others  signal configuration  inout  out  sla  constant  is  package  sra  disconnect  label  port  srl          除了以上这些保留的关键词不可以作为用户自定义的其他名称,verilog和VHDL还有以下的一些用户自定义命名规则必须遵循: 命名中只能够包含字母、数字和下划线“_”(verilog的命名还可以包含符号“$”)。 命名的第一个字符必须是字母(verilog的命名授字符可以是下划线“_”,但一般不推荐这么命名)。 在一个模块中的命名必须是唯一的。 VHDL的命名中不允许连续出现多个下划线“_”,也不允许下划线“_”是命名的最后一个字符。 关于模块名称、端口名称、信号名称、各种变量或常量名称等的命名,有很多推荐的规则可供参考,如下: 尽可能使用能表达名称具体含义的英文单词命名,单词名称过长时可以采用易于识别的缩写形式替代,多个单词之间可以用下划线“_”进行分割。 对于出现频率较高的相同含义的单词,建议统一作为前缀或后缀使用。 对于低电平有效的消耗,通常加后缀“_n”表示。 在同一个设计中,尽可能的统一大小写的书写规范。(很多规范里对命名的大小写书写格式有要求,但是笔者这里不做详细规定,大家可以根据自己的需要设定。)          格式          这里的格式主要是指每个代码功能块之间、关键词、名称或操作符之间的间距(行间距、字符间距)规范。得体的代码格式不仅看起来美观大方,而且便于阅读和调试。关于格式,可能不同的公司也都有相关的规范要求,笔者在此建议大家尽量遵循以下一些原则: 每个功能块(如verilog的always逻辑、VHDL的process逻辑)之间尽量用一行或数行空格进行隔离。 一个语法语句一行,不要在同一行写多个语法语句。 单行代码不宜过长,所有代码行长度尽量控制在一个适当的便于查看的范围。 同层次的语法尽量对齐,使用Tab键(通常一个Tab对应四个字符宽度)进行缩进。 行尾不要有多余的空格。 关键词、各类名称或变量、操作符相互间都尽量保留一个空格以作隔离。          注释          Verilog的注释有“/* */”以及“//”两种方式。“/*”左侧和“*/”右侧之间的部分为注释内容,此注释可以用在行前、行间、行末或多行中;“//”后面的内容为注释,该注释只可用在行末(当然了,它也可以顶个,那么意味着整行都是注释)。          VHDL的注释只有“--”一种。类似verilog的“//”,“--” 后面的内容为注释,该注释只可用在行末。          注释的摆放和写法通常也有讲究,几个要点归纳如下: 每个独立的功能模块都要有简单的功能描述,对输入输出信号功能进行描述。 无论习惯在代码末注释还是代码上面注释,同一个模块或工程中尽量保持一致。 注释内容简明扼要,不要过于冗长或写废话(例如:add = add+1;          //add自增)。
相关资源
  • 所需E币: 3
    时间: 2019-12-25 03:46
    大小: 210.92KB
    上传者: 2iot
    Verilog代码书写规范Release1.目的本规范的目的是提高书写代码的可读性、可修改性、可重用性,优化代码综合和仿真的结果,指导设计工程师使用VerilogHDL规范代码和优化电路,规范化可编程技术部的FPGA设计输入,从而做到:①逻辑功能正确,②可快速仿真,③综合结果最优(如果是hardwaremodel),④可读性较好。2.范围本规范涉及VerilogHDL编码风格,编码中应注意的问题,Testbench的编码等。本规范适用于Verilogmodel的任何一级(RTL,behavioral,gate_level),也适用于出于仿真、综合或二者结合的目的而设计的模块。3.定义VerilogHDL:Verilog硬件描述语言FSM:有限状态机伪路径:静态时序分析(STA)认为是时序失败,而设计者认为是正确的路径。4.规范内容4.1.Verilog编码风格本章节中提到的Verilog编码规则和建议适应于Verilogmodel的任何一级(RTL,behavioral,gate_level),也适用于出于仿真,综合或二者结合的目的而设计的模块。4.1.1.命名的习惯选择有意义的信号和变量名,对设计是十分重要的。命名包含信号或变量诸如出处、有效状态等基本含义,下面给出一些命名的规则。y用有意义而有效的名字有效的命名有时并不是要求将功能描述出来,如For(I=0;IMem[I]For语句中的循环指针I就没必要用loop_index作为指针名。y用……
  • 所需E币: 4
    时间: 2020-1-6 15:00
    大小: 537.49KB
    上传者: 978461154_qq
    印制电路板设计技术指导……