tag 标签: sdi

相关博文
  • 热度 18
    2015-7-28 18:26
    950 次阅读|
    0 个评论
      smpte352定义了VPID的插入的位置 1125P 18行, y通道 750P 13行, y通道 1125I 10,572行, y通道   gennum里VPID插入的位置 1125P 10行,y通道,c通道 750P 10行,y通道 1125I 10,572行, y通道     通过对gennum 7601测试发现:当CLK1,CLK2,DBN,控制包没有添加或切换行附近音频包时,不影响音频的接收,但是ECC,CHECKSUM必须绝对正确。  
  • 热度 14
    2013-1-11 12:01
    1193 次阅读|
    0 个评论
    Wayne Liu --- TI 模拟业务部   摘要 由于SDI 的高清晰度、传输实时性等优势,最初应用于专业视频广播领域,近年来正越来越多的被安防领域所采用。但由于SDI 的数据传输数据率高,存储数据量大等特性,对部分原来采用IP 网络高清监控方案的安防从业者而言,在设计、应用等方面还存在一定的难度。为了帮助读者更全面地了解和设计SDI,本文介绍了如何选择适当的SDI 信号链器件,如何设计高性能的SDI 信号链,介绍了均衡器、电缆驱动器、重定时器的基本工作原理,PCB 布板和电源设计的建议以及TI 在SDI 领域的具体方案。   1. SDI 简介 SDI,串行数字接口,是用来传输标清、高清、3G 高清等无压缩数字视频信号的一个标准,当前最流行的SDI视频格式如表1所示。由于SDI具有高清特性,时延小,还可以重复利用已布网的模拟视频电缆等优势,正逐渐地被安防、监控等领域广泛采用。目前市面上SDI相关设备主要是SDI延长器、分配器、矩阵、多画面分割、编解码器、SDI光端机、DVR等。       相对于传统的IP监控网络,SDI的优势是非常明显的: Ø   在图像清晰度上SDI有无可比拟的优势 高清不仅仅意味着高的分辨率,还必须在超宽动态、白平衡、信噪比、亮度、对比度、锐利度等方面有优秀的表现。IP网络监控视频由于经过编码压缩,在上述图像质量、图像细节等方面都远不及无压缩的SDI。 Ø   SDI传输实时性强 SDI信号的传输不经过压缩环节,没有处理时延;不经过IP网络,不受网络时延的影响。 Ø   从模拟监控系统升级至SDI可以重复利用已有的布线系统 SDI也是采用同轴75欧姆的电缆和BNC接口,可以方便快捷的从传统的模拟监控系统升级至SDI,而无需像IP网络那样须重新布置网络,这种特性在模拟监控系统的升级改造中具有巨大的优势,因为施工改造IP网络对很多建筑而言是不允许的。   另一方面,SDI也有缺点,比如现阶段成本较高,数据存储量大,远距离传输设计难度较大等,但随着SDI被市场逐渐地广泛采用,上述缺点都会逐渐弱化。   2. SDI 器件的工作原理及 TI 相关产品简介 图1 是一个典型的SDI 输入、输出和处理的应用框图,TI 能够提供相应的全套SDI 传输方案,它们分别是均衡器、线缆驱动器、重定时器、交叉开关矩阵、视频时钟、显示驱动、存储驱动和电源。   图 1 典型的 SDI 应用   2.1 均衡器 信号的高频成分经过PCB 走线或者电缆传输后相对于信号的低频成分会被衰减得更多,此现象被称为趋肤效应,它会破坏高速信号的信号完整性,使其眼图关闭并增加信号抖动。为了补偿趋肤效应,人们发明了均衡器、预加重器、去加重器来补偿传输线频率响应的不平坦性。图2 是一种传输线和均衡器的频率响应图,传输线模型在高频处会衰减得更多而均衡器在高频处有更高增益,将均衡器的高频增益设置成适当的值,传输线和均衡器串联后会形成在全频带内大致平坦的频率响应。   通常预加重器和去加重器用在高速数字信号传输的发射端,均衡器用在接收端,但在SDI 链路中只在接收端采用均衡器,且一般是自适应均衡器,而在发射端不采用预加重或去加重,因为SDI 设备间可能通过用户定义的任意长度的同轴电缆来连接,任意一个固定的均衡或者预/去加重值都无法灵活地满足各种电缆长度,且业内还没有自适应的预加重器和去加重器。另外,SDI 设备必须即插即用,不允许客户在应用现场手动设置合适的均衡值来得到最佳的电缆传输特性。 因此只有自适应均衡器是理想方案,自适应均衡器可以自动检测信号质量而相应的设置最佳的均衡值而得到最佳的传输通道频率响应。     图 2 传输线和均衡器的频率响应   图3 是均衡器的使用效果图,可以看出高速SDI 信号经过一段电缆或者PCB 走线后眼图和抖动性能被均衡器显著改 图 3 均衡器的使用效果   TI 提供支持SD、HD、3G SDI 全系列的均衡器,如表2 所示。   Family Equalizer Description 3G/HD/SD LMH0395 3G HD/SD SDI Dual Output Low Power Extended Reach Adaptive Cable Equalizer LMH0394 3G HD/SD SDI Low Power Extended Reach Adaptive Cable Equalizer LMH0384 3G HD/SD SDI Extended Reach and Configurable Adaptive Cable Equalizer LMH0344 3G HD/SD SDI Adaptive Cable Equalizer HD LMH0044 SMPTE 292M / 259M Adaptive Cable Equalizer LMH0034 SMPTE 292M / 259M Adaptive Cable Equalizer SD LMH0024 SMPTE 259M / 344M Adaptive Cable Equalizer LMH0074 SMPTE 259M / 344M Adaptive Cable Equalizer 表 2 均衡器   其中LMH0394 是一款极高性能的均衡器,它的竞争性分析如图4 所示,传输距离很长且功耗很低。     图 4 均衡器 LMH0394 竞争性分析   2.2 重定时器 SDI 重定时器是用来自动检测输入信号类型,调整自身的PLL和CDR电路而恢复和整形出低抖动的时钟,再重新定时发送出接收到的SDI信号,以降低SDI信号的抖动。 虽然均衡器也可以降低SDI信号的抖动,但它和重定时器是两种完全不同的器件,两者不可相互替代。均衡器的作用是通过增加高频增益使传输通道频率响应趋于平坦来改善眼图和信号抖动,而重定时器则是通过PLL和CDR来抑制和降低累加噪声。如果SDI传输通道很长或者传输过程中被其他噪声和干扰恶化,仅有均衡器还不足以改善信号的质量,此时在均衡器输出端再串接一个重定时器是一个理想的提高SDI信号质量的方案。图5描述了重定时器的去抖效果,可见眼图和抖动被明显改善。     图 5 重定时器使用效果   TI 重定时器产品系列如表3 所示。   Family Reclocker Description 3G/HD/SD LMH0356 3Gbps HD/SD SDI Reclocker with 4:1 Input Mux and FR4 EQs LMH0346 3Gbps HD/SD SDI Reclocker with Dual Differential Outputs HD LMH0056 HD/SD SDI Reclocker with 4:1 Input Multiplexer LMH0046 HD/SD SDI Reclocker with Dual Differential Outputs SD LMH0036 SD SDI Reclocker with 4:1 Input Multiplexer LMH0026 SD SDI Reclocker with Dual Differential Outputs 表 3 重定时器系列   2.3 线缆驱动器 SDI 线缆驱动器用来加强对线缆的驱动能力,提供标准的800mV 峰峰值输出电压摆幅,没有预加重和去加重功能。TI 的线缆驱动器系列如表4 所示。   Family Cable Driver Description 3G/HD/SD LMH0307 3Gbps HD/SD SDI Dual Output Cable Driver with Cable Detect LMH0303 3Gbps HD/SD SDI Cable Driver with Cable Detect LMH0302 3Gbps HD/SD SDI Cable Driver HD LMH0202 LMH0202 SMPTE 292M / 259M Serial Digital Cable Driver LMH0002 SMPTE 292M / 259M Serial Digital Cable Driver SD LMH0001 SMPTE 259M / 344M Serial Digital Cable Driver 表 4 线缆驱动器   3. PCB 布板建议 SDI 信号比特率最高至2.97Gbps,因此SDI 的信号路径必须严格按照高频电路的设计方法处理,否则无法得到高质量的传输性能。SMPTE 协会也定制了关于SDI 信号回损的指标要求,如图6 所示。为了满足这个指标,我们必须精细地设计整个SDI 传输路径以保证阻抗的连续性,尤其在BNC 连接器的选择、线缆的选择、PCB 布局、原理图设计、合适的SDI 器件选择上需特别注意。     图 6 SMPTE 规定的回损指标   现实中,由于端口间阻抗的不匹配,任何输入输出信号都会被输入或者输出端反射一部分,反射波会与正向波叠加而恶化正向波形,因此我们必须设计好整个链路的阻抗匹配以降低反射,在高速信号中尤为重要。 回波损耗(Return Loss)或者S11/S22(S 参数)是用来定义回波损耗大小的指标, 其中S11/S22 是反射功率与正向功率的比值,它们与输入输出阻抗的对应关系如下,   回波损耗与S11 的关系如下, RL = - 20log|S11| 其中Z0 是传输线的特征阻抗。 从公式中可以看出回波损耗完全由输入输出阻抗与传输线特征阻抗是否匹配决定。除了要使用正确的匹配元器件值,高质量的PCB 走线对阻抗匹配也至关重要,因为信号走线上寄生的电感电容会影响阻抗,不适当的过孔、拐弯、线宽等都会影响走线阻抗。   一些基本的高速信号PCB 布线原则列举如下: Ø  采用高质量的BNC 接头 低质量的BNC 接头的阻抗可能与要求的75 欧姆相差甚远 Ø  微带线的设计和制造必须保证高精度 微带线的阻抗与线宽和PCB 制造工艺直接相关 Ø  SDI 信号线应尽可能的短且直 短线有更少的寄生电感电容值,对阻抗的影响更低,且长度相对于信号波长越短,反射波对正向波的影响越低弯曲的走线有不连续的宽度,导致不连续的阻抗,从而导致反射 Ø  匹配电路采用高Q 值的射频电感电容 普通电感电容在高频下的感值或者容值与标称值相差甚远,导致实际阻抗与标称阻抗相差甚远 Ø  匹配元器件尽可能的靠近IC 管脚 Ø  不要有过孔   4. 电源设计建议 SDI 对眼图、抖动、噪声等有严格的要求,低噪声低纹波的电源设计方案对SDI 信号链路非常重要。图7 是一个典型的线缆驱动器的应用原理图,可以看出电源Vcc 是通过一个75 欧姆的电阻与输出端直接相连的,因此电源上任何的噪声和纹波都会直接耦合到输出信号端。 SMPTE 规范了输出电压幅度典型值是800mV, 一个3G SDI 经过200 米的电缆传输后最多可以被衰减50dB ,而低频的电源噪声和纹波在经过长电缆以后几乎没有衰减,这意味着SDI 信号幅度在经过电缆传输以后可以低至几mV,这与电源噪声和纹波已非常接近,此时电源将大大恶化SDI 的信噪比。因此,电源噪声和纹波必须很低,建议采用低噪声的LDO(如TI 的LP3878)给所有SDI 器件供电,而不是直接采用DC/DC。   图 7 SDI 器件对电源的要求   5. 总结 SDI 由于具有高清晰度,传输时延小,升级改造原有模拟视频监控网络容易等巨大优势正越来越被安防市场认可并采用,国内外主流的安防设备厂商都已经有非常成熟的从摄像头前端、中继、切换、分发、后端图像处理、识别、存储等环节的全套SDI 解决方案,并已成功应用于银行、交通、平安城市等各行各业,SDI 替换部分IP 监控网络和模拟视频监控网络是大势所趋。 TI 在SDI 技术应用之初就为客户提供了优秀丰富的全套SDI 传输方案,并得到市场的广泛认可。我们在深刻理解了SDI 相关器件的工作原理,正确地选择合适的SDI 器件,合理地PCB 布线和电源设计,依托TI 强劲的产品和技术支持,就可以设计出高质量的SDI 产品。   6. 参考文献 1. Zhang Keqian, Li Dejie, Electromagnetic Theory in Microwaves and Optoelectronics 2. LMH0346 datasheet, Literature number SNLS248I 3. LMH0302 datasheet, Literature number SNLS247F  
  • 热度 14
    2010-8-8 18:07
    6546 次阅读|
    0 个评论
    sdi接口,是"数字分量串行接口". SDI接口是数字分量串行接口(serial digital interface)的首字母缩写。 按速率:SD-SDI、HD-SDI和3G-SDI,对应速率分别是270Mb/s、1.485Gb/s和2.97Gb/s。 简介   串行接口是把数据字的各个比特以及相应的数据通过单一通道顺序传送的接口。由于串行数字信号的数据率很高,在传送前必须经过处理。用扰码的不归零倒置(NRZI)来代替早期的分组编码,其标准为SMPTE-259M和EBU-Tech-3267,标准包括了含数字音频在内的数字复合和数字分量信号。在传送前,对原始数据流进行扰频,并变换为NRZI码确保在接收端可靠地恢复原始数据。这样在概念上可以将数字串行接口理解为一种基带信号调制。SDI接口能通过270Mb/s的串行数字分量信号,对于16:9格式图像,应能传送360Mb/s的信号。NRZI码是极性敏感码。用“1”和“0”表示电平的高和低,如果出现长时间的连续“1”或连续“0”,会影响接收端从数字信号中提取时钟。因为串行数字信号接口不单独传送时钟信号,接收端需从数字信号流中提取时钟信号,所以要采用以“1”和“0”来表示有无电平变换的NRZI码。接收NRZI码流时,只要检出电平变换,就可恢复数据,即使全是“1”信号,导致的信号频率也只是原来时钟频率的一半,再经过加扰,连续“1”的机会减少,也就使高频分量进一步减少了。在数据流的接收端,由SDI解码器从NRZI码流恢复原数据流。   SDI接口不能直接传送压缩数字信号,数字录像机、硬盘等设备记录的压缩信号重放后,必须经解压并经SDI接口输出才能进入SDI系统。如果反复解压和压缩,必将引起图像质量下降和延时增加,为此各种不同格式的数字录像机和 非线性编辑 系统,规定了自己的用于直接传输压缩数字信号的接口。(a)索尼公司的串行数字数据接口SDDI(SerialDigital Data Interface),用于Betacam-SX非线性编辑或数字新闻传输系统,通过这种接口,可以4倍速从磁带上载到磁盘。 (b)索尼公司的4倍速串行数字接口QSDI(QuarterSerial Digital Interface),在DVCAM录像机编辑系统中,通过该接口以4倍速从磁带上载到磁盘、从磁盘下载到磁带或在盘与盘之间进行数据拷贝。 (c)松下公司的压缩串行数字接口CSDI(CompressionSerial Digital Interface),用于DVCPRO和Digital-S数字录像机、非线性编辑系统中,由带基到盘基或盘基之间可以4倍速传输数据。   以上三种接口互不兼容,但都与SDI接口兼容。在270Mb/s的SDI系统中,可进行高速传输。这三种接口是为建立数字音视频网络而设计的,这类网络不象计算机网络那样使用握手协议,而使用同步网络技术,不会因路径不同而出现延时。   人们常在SDI信号中嵌入数字音频信号,也就是将数字音频信号插入到视频信号的行、场同步脉冲(行、场消隐)期间与数字分量视频信号同时传输。 全面认识SDI接口   1982年,原国际无线电咨询委员会(CCIR)以欧洲广播联盟(EBU)与美国电影电视电视工程师协会(SMPTE)的机关提案为基础,发布了CCIR 601号建议书,以13.5 MHz的取样频率,8位量化与4:2:2色度亚取样统一了525/60和625/50两种电视扫描系统的数字化参数。1986年,CCIR以EBU Tech.3246与SMPTE 125标准为基础,发布了CCIR 656建议书,提出了一种可以传输CCIR 601规格信号的并行接口,使用11对双绞线与25针D型连接器,部分早期数字设备曾使用这种接口,但因传输距离较短,连接较复杂等原因,不适合大规模使用。其实,CCIR 656还包含了EBU于1983年提出的EBU Tech.3247串行数字接口标准,采用8/9分组编码,比特率为243 Mb/s,但只支持8比特量化,而且不容易设计出稳定,廉价的接口芯片。1983年,CCIR成为国际电信联盟无线电通信部(ITU-R)。1994年,ITU-R发布了BT.656-2建议书,吸纳了EBU Tech.3267与SMPTE 259M中定义的新型串行数字接口,该接口采用10比特传输与非归零反向(NRZI)编码。在传送ITU-R BT.601(A部分)4:2:2级别信号时,其时钟还率为270 Mb/s,这就是如今大名鼎鼎的SDI。75欧姆同轴电缆与75欧姆BNC连接器(IEC 60169-8)的使用使电视台内部原有的大量已敷设电缆在数字化系统中得以再利用,后来,SDI逐渐成为数字设备的标准配置,在此基础上终于实现了演播室、主控、播控系统的数字化。我国也参照上述标准制订了相应的国家标准BG/T 17953。为了满足高质量节目制作对ITU-R BT.601(A部分)4:4:4级别图像与色键等的需求,EBU Tech.3268,SMPTE RP145与ITU-R BT .799分别提出了双链接的概念,即同时通过两个SDI通道传输R’G’B’/4:4:4图像与另外一路宽带信号。我国广电总局参考ITU-R BT.799-3制订的相应行业标准为GY/T 159-2000。此外,SMPTE 344M还定义了一种时钟频率为540 Mb/s的串行数字接口。 1990年,ITU-R BT.709建议书发布,高清晰度电视技术加速发展,采用串行数字接口传输高清信号已在行业内达成共识,为此,SMPTE在292M标准中定义了时钟频率达1. 5 Gb/s级别的串行数字接口,相应国际标准为ITU-R BT .1120,GY/T 157-2000为我国根据ITU建议书制订的行业标准,这便是大家所熟知的HD-SDI。除时钟频率提升到270 Mb/s的5.5倍即1.485 Gb/s外,HD-SDI与SDI也存在着一些差别,例如HD-SDI将亮度与色差信号分别放置在两个流中,并将它们复用并加扰后进行传输,而且编码后的行号与校硷码附在有效视频结束(EAV)后。因沿用了75欧姆电缆与连接器,加之有了SDI的成功经验,因此HD-SDI很快就取代了之前应用的并行接口。与SDI类似,为了满足演播室与1080p50/59.94格式内容的传输,SMPTE在372M标准中对双链接HD-SDI进行了标准化。 高速接口芯片技术的进步使3 Gb/s级别的串行接口成为可能。2005年,ITU-R在BT.1120-6建议书中给出了2.97 Gb/s串行接口的规范,物理介质仍然沿用了75欧姆同轴电缆和IEC 60169-8标准连接器。此外,SMPTE 424M也给出了类似的3 Gb/s级别接口的定义。3 Gb/s串行接口的出现解决了之前需要双链接HD-SDI的场合,如4:4:4/12bit或1080p50/59.94格式的节目制作等。目前,已有厂家宣布推出3 Gb/s的串行接口芯片产品。 在一些需要远距离传输的场合,如连接两个距离较远的演播室,铜缆就显得有些力不从心了,此时,光缆自然就成为铜缆的替代者。ITU-R BT.1367、SMPTE 297M与我国的GY/T 164-2000等都是利用光缆传送串行数字信号的标准,以ITU-R BT.1367为例,在传输高清信号时,只允许使用单模光纤与相应的光连接器,光-电、电-光转换则由相应的光接收器与光发射器完成。 新兴的数字电影具有较高清晰度图像更高的分辨率、更丰富的色彩(例如SMPTE 428-1K PGYQR 4096×2160 4:4:4/X’Y’Z’/12-bit@24P),在数字电影设备(如数字投影机与服务器)之间需要传输的数据量更大,因此,SMPTE N26技术委员会正在制订435M系列标准—一种时钟频率为10.692 Gb/s的串行数据接口,其物理介质为符合IEC 60793-2标准的光缆与符合IEC 61754-20标准的光连接器。这种10 Gb/s级别的接口可将多至8个HD-SDI数据流复用在一起,也可以将现有的1.5 Gb/s与3 Gb/s数据结构映射至10 Gb/s接口上。
相关资源
  • 所需E币: 0
    时间: 2024-4-12 11:10
    大小: 311.94KB
    上传者: lingka
    LCC262是灵卡技术研发的⼀款串行数字接口SDI采集与H.264编码⼀体化的采集卡。其输入接口采用BNC接头,最高支持3G-SDI标准格式输入,输出接口采用USB2.0,可同时输出两路视频流和一路音频流,一路输出H.264编码视频流,另一路输出MJPEG编码视频流,第三路输出PCM音频流。
  • 所需E币: 0
    时间: 2024-4-12 11:12
    大小: 344.11KB
    上传者: lingka
    LCC382是灵卡技术研发的⼀款SDI输入与环出及HDMI输出的音视频采集卡。其输入接口采用BNC接头,最高支持3G-SDI标准格式输入,并支持同源同质环出和转HDMI输出。其输出接口采用USB3.0,兼容USB2.0,可输出一路MJPEG或者YUV视频流,加一路PCM音频流,还支持一路耳麦音频输入和一路混音输出。
  • 所需E币: 2
    时间: 2023-3-13 13:49
    大小: 4.79MB
    上传者: 张红川
    8层设计mediatek联发科MTK的MT6219PCB文件8层SDI盲孔埋孔设计
  • 所需E币: 3
    时间: 2022-7-8 13:52
    大小: 402.77KB
    上传者: 微风DS
    音频嵌入SDI的FPGA实现.pdf……
  • 所需E币: 3
    时间: 2022-1-3 02:31
    大小: 1.52MB
    上传者: czd886
    基于FPGA的SDI信号播放+硬件平台的设计与开发
  • 所需E币: 0
    时间: 2021-3-18 16:55
    大小: 402.77KB
    上传者: Argent
    FPGA是一个技术密集型的行业,没有坚实的技术功底,很难形成有竞争力的产品。从技术上来看FPGA未来的发展,至少在几年内还是遵循摩尔定律的规则,工艺不断升级,目前xilinx16nm工艺的FPGA已经成熟商用,xilinx下一代产品会升级到7nm,重点应该还是瞄准通信和可能出现的新兴行业如大数据处理等。有这方面需求的网友不妨来共同学习探讨。
  • 所需E币: 4
    时间: 2019-12-25 16:56
    大小: 131.83KB
    上传者: givh79_163.com
    AlteraprovidesarangeofcompletesolutionsfortheSerialDigitalInterface(SDI)standardasdefinedbytheSocietyofMotionPictureandTelevisionEngineers(SMPTE).Thesolutionsenablesimpleandfastprotocolimplementation,therebyreducingdesignrisk,shorteningdevelopmenttimesandallowingyoutoconcentrateonthecorefunctionsofthesystemdesign.……
  • 所需E币: 4
    时间: 2019-12-24 23:03
    大小: 1.09MB
    上传者: 978461154_qq
    本参考设计介绍了如何通过使用Altera®SDIMegaCore®功能和StratixIVGX版音频视频开发套件来映射3千兆位每秒的串行数字接口(3G-SDI)LevelB和双链路高清晰度串行数字接口(HD-SDI)。StratixIVGX版音频视频开发套件包括StratixIVGX开发板和两个SDI高速中间连接卡(HSMC)。双链路HD-SDI包含两个运行在2.970GB或者2.967GB每秒的标称速率下的SMPTE292MHD-SDI。本应用笔记介绍了下面两个演示:■3G-SDILevelB到双链路HD-SDI(接收器)的映射■双链路HD-SDI到3G-SDILevelB(接收器)的映射映射3G-SDILevelB和双链路HD-SDI(SMPTE372)参考设计AN-611-1.0应用笔记本参考设计介绍了如何通过使用AlteraSDIMegaCore功能和StratixIVGX版音频视频开发套件来映射3千兆位每秒的串行数字接口(3G-SDI)LevelB和双链路高清晰度串行数字接口(HD-SDI)。StratixIVGX版音频视频开发套件包括StratixIVGX开发板和两个SDI高速中间连接卡(HSMC)。双链路HD-SDI包含两个运行在2.970GB或者2.967GB每秒的标称速率下的SMPTE292MHD-SDI。本应用笔记介绍了下面两个演示:■3G-SDILevelB到双链路HD-SDI(接收器)的映射……
  • 所需E币: 3
    时间: 2019-12-24 23:03
    大小: 961.39KB
    上传者: 16245458_qq.com
    串行数字接口(SDI)参考设计展示如何通过使用Altera®SDIMegaCore®功能和Arria®IIGX视频开发板来发送和接收视频数据。本参考设计使用SDIMegaCore功能的三个实例。三标准SDIMegaCore功能由标准清晰度(SD-SDI)、高清晰度(HD-SDI)以及3千兆位每秒(3G-SDI)标准组成。本应用笔记介绍了如何通过使用ArriaIIGX视频开发板进行不同组件的串行数字接口参考设计。ArriaIIGX视频开发板由ArriaIIGXFPGA开发套件中的ArriaIIGXFPGA开关板和一个需要另外购买的SDI高速中间连接卡(HSMC)组成。ArriaIIGX器件的串行数字接口参考设计AN-601-1.3应用笔记串行数字接口(SDI)参考设计展示如何通过使用AlteraSDIMegaCore功能和ArriaIIGX视频开发板来发送和接收视频数据。本参考设计使用SDIMegaCore功能的三个实例。三标准SDIMegaCore功能由标准清晰度(SD-SDI)、高清晰度(HD-SDI)以及3千兆位每秒(3G-SDI)标准组成。本应用笔记介绍了如何通过使用ArriaIIGX视频开发板进行不同组件的串行数字接口参考设计。ArriaIIGX视频开发板由ArriaIIGXFPGA开发套件中的Arria……
  • 所需E币: 3
    时间: 2019-12-24 23:04
    大小: 844.98KB
    上传者: 2iot
    串行数字接口(SDI)参考设计展示如何通过使用Stratix®IVGX版Altera®SDIMegaCore®功能和音频视频开发套件来发送和接收视频数据。本参考设计使用三标准SDIMegaCore功能的三个实例。三标准SDIMegaCore功能由标准清晰度(SD-SDI)、高清晰度(HD-SDI)以及3千兆位每秒(3G-SDI)标准组成。本应用笔记介绍了如何通过使用StratixIVGX版音频视频开发套件进行不同组件的SDI参考设计。StratixIVGX版音频视频开发套件包含一个StratixIVGXFPGA开发板和一个SDI高速中间连接卡(HSMC)。StratixIV器件的串行数字接口参考设计AN-600-1.2应用笔记串行数字接口(SDI)参考设计展示如何通过使用StratixIVGX版AlteraSDIMegaCore功能和音频视频开发套件来发送和接收视频数据。本参考设计使用三标准SDIMegaCore功能的三个实例。三标准SDIMegaCore功能由标准清晰度(SD-SDI)、高清晰度(HD-SDI)以及3千兆位每秒(3G-SDI)标准组成。本应用笔记介绍了如何通过使用StratixIVGX版音频视频开发套件进行不同组件的SDI参考设计。StratixIVGX版音频视频开发套件包含一个StratixIVGXFPGA开发……
  • 所需E币: 4
    时间: 2019-12-24 20:38
    大小: 613.86KB
    上传者: quw431979_163.com
    【应用手册】SerialDigitalInterfaceReferenceDesignforCycloneIVDevicesTheSerialDigitalInterface(SDI)referencedesignshowshowyoucantransmitandreceivevideodatausingtheAltera®SDIMegaCore®functionandtheCyclone®IVGXvideodevelopmentboard.ThisreferencedesignusesthreeinstancesoftheSDIMegaCorefunction.Thetriple-standardSDIMegaCorefunctioncomprisesstandarddefinition(SD-SDI),highdefinition(HD-SDI),and3gigabitspersecond(3G-SDI)videosignalstandards.ThisapplicationnotedescribeshowtousetheserialdigitalinterfacewiththeCycloneIVGXvideodevelopmentboardfordifferentvariants.TheCycloneIVGXvideodevelopmentboardconsistsoftheCycloneIVGXFPGAboardthatisavailableintheCycloneIVGXFPGAdevelopmentkitandanSDIhigh-speedmezzaninecard(HSMC)thatispurchasedseparately.SerialDigitalInterfaceReferenceDesignforCycloneIVDevicesAN-641-1.2ApplicationNoteTheSerialDigitalInterface(SDI)referencedesignshowshowyoucantransmitandreceivevideodatausingtheAlteraSDIMegaCorefunctionandtheCycloneIVGXvideodevelopmentboard.ThisreferencedesignusesthreeinstancesoftheSDIMegaCorefunction.Thetriple-standardSDIMegaCorefunctioncomp……
  • 所需E币: 5
    时间: 2019-12-24 18:57
    大小: 288.22KB
    上传者: rdg1993
    【应用笔记】StratixGX器件串行数字接口(SDI)示例(SerialDigitalInterfaceDemonstrationforStratixIIGXDevices)StratixIIGX视频开发板的串行数字接口(SDI)示例,使用了两个AlteraSDIMegaCore功能模块。Theserialdigitalinterface(SDI)demonstrationfortheStratix®IIGXvideodevelopmentboardusestwoinstancesoftheAltera®SDIMegaCore®function.TheStratixIIGXvideodevelopmentboardispartoftheAudioVideoDevelopmentKit,StratixIIGXEdition.SerialDigitalInterfaceDemonstrationforStratixIIGXDevicesMay2007,version3.3ApplicationNote339IntroductionTheserialdigitalinterface(SDI)demonstrationfortheStratixIIGXvideodevelopmentboardusestwoinstancesoftheAlteraSDIMegaCorefunction.TheStratixIIGXvideodevelopmentboardispartoftheAudioVideoDevelopmentKit,StratixIIGXEdition.fFormoreinformationontheStratixIIGXvideodevelopmentboa……
  • 所需E币: 3
    时间: 2019-12-24 18:55
    大小: 1.01MB
    上传者: 2iot
    【应用笔记】AN569:串行数字接口(SDI)惯性同步视频解码器参考设计(SDIFlywheelVideoDecoderReferenceDesign)本应用笔记描述了基于当前AlteraSDIMegaCore功能模块的串行数字接口(SDI)惯性同步视频解码器参考设计。ThisapplicationnotedescribestheSerialDigitalInterface(SDI)FlywheelVideoDecoderreferencedesignbasedonthecurrentAltera®SDIMegaCore®function.TheSDIflywheelvideodecoderisusedinvideoprocessorstohandlerealvideosignalstreamingwithoutnoiseorinterruptions.TheSDIflywheelvideodecodersynchronizesitsinternally-generatedvideotimingtotheincomingvideostream,andprovidesthehorizontalandverticaltimingstotheotherblocksinthevideoprocessor.Aftersynchronizing,theSDIflywheelvideodecodercontinuouslycomparesitsinternaltiminginformationwiththeinputvideostream.Wheneveradifferenceoccurs,theSDIflywheelvideodecoderdoesnotimmediatelyresynchronizewiththeinputvideostream,butinstead,continuestogeneratevideotiming.TheinternaltimingusuallyresumesinsyncwiththeSDIflywheelvideodecoderiftheinputvideostreamcontainsonlyafewcorrupteddatawords.Ifthevideostreamisswitchedtoadifferentsourceorstandardcausingthesynchronizationtogooff,theSDIflywheelvideodecoderresynchronizeswiththeincomingvideostream.AN569:SDIFlywheelVideoDecoderReferenceDesignMay2009AN-569-1.0IntroductionThisapplicationnotedescribestheSerialDigitalInterface(SDI)FlywheelVideoDecoderreferencedesignbasedonthecurrentAlteraSDIMegaCorefunction.TheSDIflywheelvideodecoderisusedinvideoprocessorstohandlerealvideosignalstreamingwithoutnoiseorinterruptions.TheSDIflywheelvideodecodersynchronizesitsinternally-generatedvideotimingtotheincomingvideostream,andprovidesth……
  • 所需E币: 3
    时间: 2019-6-4 23:16
    大小: 1.53MB
    上传者: royalark_912907664
    在红外成像处理技术方案中,现如今比较成熟的红外图像处理设计是基于FPGA(Field-ProgrammableGateArray,现场可编程门阵列)+Nios软核的构架,经过处理的红外视频信号既可以转化成模拟视频输出,也可以根据系统的需要转换成其他数字视频格式输出。本文提出了一种基于FPGA的标清SDI(StandardDefinition-SerialDigitalInterface)视频传输系统设计。该设计采用FPGA实现SDI标准时序设计,结合外部线缆驱动的方式完成SDI图像数据的传输。FPGA采用Altera公司的EP3S系列芯片。实验调试结果表明,SD-SDI数字视频信号处理及传输工作稳定可靠,目前已应用于实际工程当中。