热度 14
2012-8-24 19:19
1224 次阅读|
0 个评论
1强烈建议用同步设计 2在设计时总是记住时序问题 3在一个设计开始就要考虑到地电平或高电平复位、同步或异步复位、上升沿或下降沿触发等问题,在所有模块中都要遵守它 4在不同的情况下用if和case 5在锁存一个信号或总线时要小心 6确信所有的信号被复位 7永远不要再写入之前读取任何内部存储器(如SRAM) 8从一个时钟到另一个不同的时钟传输数据时用数据缓冲,他工作像一个双时钟FIFO 9在VHDL中二维数组可以使用,它是非常有用的。在VERILOG中他仅仅可以使用在测试模块中,不能被综合 10遵守register-in register-out规则 11像synopsys的DC的综合工具是非常稳定的,任何bugs都不会从综合工具中产生 12确保FPGA版本与ASIC的版本尽可能的相似,特别是SRAM类型,若版本一致是最理想的 13在嵌入式存储器中使用BIST 14虚单元和一些修正电路是必需的 15一些简单的测试电路也是需要的,经常在一个芯片中有许多测试模块 16除非低功耗不要用门控时钟 17不要依靠脚本来保证设计。但是在脚本中的一些好的约束能够起到更好的性能(例如前向加法器) 18如果时间充裕,通过时钟做一个多锁存器来取代用MUX 19不要用内部tri-state, ASIC需要总线保持器来处理内部tri-state 20在top level中作pad insertion 21选择pad时要小心(如上拉能力,施密特触发器,5伏耐压等) 22小心由时钟偏差引起的问题 23不要试着产生半周期信号 24如果有很多函数要修正,请一个一个地作,修正一个函数检查一个函数 25在一个计算等式中排列每个信号的位数是一个好习惯,即使综合工具能做 26不要使用HDL提供的除法器 27削减不必要的时钟。它会在设计和布局中引起很多麻烦,大多数FPGA有1-4个专门的时钟通道