tag 标签: 复用器

相关博文
  • 热度 13
    2015-3-24 13:32
    1578 次阅读|
    0 个评论
       1 引言   近年来,随着传统电信业务和互联网业务的迅猛发展,它们对网络带宽提出了越来越高的要求,由此导致了高速串行接口的出现。目前国内关于2.5 Gb/s超高速串行收发器CMOS芯片及IP核研究开发尚处于起步阶段。设计开发具有自主知识产权的高性能串行收发器芯片及IP核,打破国外对高端路由器、交换器芯片的垄断,不仅能够直接大幅度降低通信、网络设备成本,产生显著的经济效益,还能带来巨大的社会效益。本文所设计的复用器,应用在2.5Gb/s收发器系统中,该收发器的系统框图如图1所示。 图1 Transceiver结构示意图   众所周知在高速的数据传输系统中,收发器对于实现整个系统的功能起着至关重要的作用。而在收发器系统中,复用器是工作在最高速度的电路单元之一,因此复用器电路设计的好坏直接影响整个系统的性能。本文所设计的复用器,采用SMIC 0.18µm CMOS工艺实现。    2 电路结构及其设计   2.1 16:1复用器结构设计   本文设计的16:1复用器是将发送数据选择模块输出的16位156.25Mb/s并行数据转换为2.5Gb/s串行数据输出,其实现框图如图2所示,该电路主要由1个16:4复用器电路和1个采用树形结构(包括3个2:1复用器)实现的4:1的复用器电路构成。其中16:4复用器用数字电路实现,4:1复用器电路用模拟电路实现。该电路接收从PLL送出的2.5GHz、1.25GHz和625MHz差分时钟,为16:4复用器和2:1复用器电路提供所需要的时钟。16位并行输入数据经过16:4复用器后输出4位并行数据送入4:1复用器,经4:1复用器后,数据变换成1比特宽度的串行数据流,发送顺序最低位在前,即TXD_P 最先出现在TXD_S上,TXD_P 最后发出。由于本电路是数模混合信号设计,仿真时需要给数字电路和模拟电路分别加激励,对于4:1复用器电路,输入采用互补的方波电压源,峰峰值为0.4V。对于16:4复用器电路,通过用Verilog语言描述的方式加激励。由于两个模块分别用数字电路和模拟电路实现,因此在两个模块的连接处要进行电平的转换。Virtuoso AMS Simulator中将接口模型划分为A2D型和D2A型两类。本设计是由数字电路送信号给模拟电路,因此要用到D2A接口模型,该模型主要有4个参数:d2a_tf,d2a_tr,d2a_vh和d2a_vl。其中d2a_tf和d2a_tr分别表示接口模型的输出从当前值上升到d2a_vh所需要的时间和下降到d2a_vl所需要的时间;d2a_vh和d2a_vl分别表示对应数字电路中的逻辑“1”和“0”而转换成的最终电压值。本设计的设置如下: d2a_tf=20ps, d2a_tr=20ps,d2a_vh=1.8V,d2a_vl=1.4V。 图2  16:1复用器实现框图    2.2  单元电路设计   2.2.1 16:4复用器电路   16:4复用器电路由4个4:1复用器模块和一个赋值语句模块构成,本电路均采用Verilog语言来描述。4个4:1复用器的作用是将16路156.25M数据TXD_P 复用为4路625M数据,这里我们用移位寄存器实现4:1复用器。首先将16位并行数据,分为四个4位并行数据,然后将4位并行数据送入4:1复用器,数据经过4位移位寄存器后的输出如图3所示。由于后级的模拟电路需要差分输入,因此本模块输出均为互补输出。 图3  16:4复用器实现时序图   4:1复用器电路的Verilog实现的关键代码如下:    2.2.2 4:1复用器电路   4:1复用器采用树形结构实现,其实现如图2所示,它主要由三个2:1的高速复用器和一个主从D触发器(MSDEF)构成。2:1复用器由一个主从D触发器(由两个锁存器级连构成),一个主从主D触发器(由三个锁存器级连构成)和一个2:1数据选择器构成。   本文所设计的锁存器和2:1数据选择器均采用CML(电流模式逻辑)逻辑实现,其基本结构如图4(a)所示,按其功能可分为下拉逻辑网络、尾电流源和上拉电阻三个部分。它可以在电压摆幅较小的情况下正常工作。由于尾电流源的存在,CML电路的功耗近似为恒定值P=vdd*I,其中vdd是电源电压,I为直流尾电流。众所周知,传统CMOS电路的功耗为P=CL`*f*vdd2,其中f是电路的开关频率,CL`是输出节点的负载电容。因此,在高速率的条件下,CML电路的功耗比与其相似的CMOS电路的功耗要小得多。此外,降低CML电路的电压摆幅,还可以减小整个电路的延时,从而提高电路的工作速度。 图4  锁存器及2:1数据选择器电路图    3仿真结果   该电路采用SMIC 0.18µm工艺模型,使用Virtuoso AMS Simulator 工具进行了仿真。输入信号为16位156.25Mb/s并行数据,如图5(a)所示。仿真的corner包括:ff(fast model)、tt(typical model)、ss(slow model)。不同corner下的仿真输出波形如图5(b)-(d)所示。从仿真的结果可以看出,输入数据为156.25Mb/s时,能较好的实现复用功能,输出数据速率为2.5Gb/s,整个电路的功耗约为6mW。   图5 不同corner下的仿真波形    4结论   随着CMOS工艺的发展,采用CMOS工艺已经可以设计出高性能、低功耗、成本低的高速电路。本次设计采用0.18µm CMOS工艺,采用CML电路设计技术和数模混合设计技术,设计出了2.5Gb/s 16:1复用器电路。该电路能够在电源电压为1.8V,工作温度范围为0-70。C时,工作速率可达到2.5Gb/s,功耗约为6mW。   本文作者创新观点:本文将16:1复用器电路进行了模块化分解,采用数模混合的设计技术分别用Verilog语言描述的方式和CML电路逻辑设计了16:4复用器电路和4:1复用器电路,并采用混合信号仿真的验证方式对所设计的16:1复用器进行了验证。用该种方法大大缩短设计和验证所需要的时间。
相关资源
  • 所需E币: 1
    时间: 2022-5-4 11:28
    大小: 141.86KB
    上传者: czd886
    多业务全数字通信复用_解复用器设计.
  • 所需E币: 0
    时间: 2021-3-18 16:08
    大小: 296.5KB
    上传者: Argent
    FPGA是一个技术密集型的行业,没有坚实的技术功底,很难形成有竞争力的产品。从技术上来看FPGA未来的发展,至少在几年内还是遵循摩尔定律的规则,工艺不断升级,目前xilinx16nm工艺的FPGA已经成熟商用,xilinx下一代产品会升级到7nm,重点应该还是瞄准通信和可能出现的新兴行业如大数据处理等。有这方面需求的网友不妨来共同学习探讨。
  • 所需E币: 5
    时间: 2019-12-28 22:00
    大小: 677.14KB
    上传者: rdg1993
    多路复用器、模拟开关设计指南……
  • 所需E币: 3
    时间: 2019-12-25 12:20
    大小: 53.89KB
    上传者: givh79_163.com
    复用器重构降低FPGA成本……
  • 所需E币: 3
    时间: 2020-1-4 11:55
    大小: 701.71KB
    上传者: 2iot
    为了满足严格的带宽平坦度、差分增益和相位以及75驱动能力等规格要求,高速互补双极性工艺比CMOS工艺更适合制造视频开关和多路复用器。传统的CMOS开关和多路复用器在视频频率下往往存在多种劣势。它们的开关时间(通常为50ns左右)不足以满足当今视频应用的需求,而且它们要求外部缓冲来驱动典型的视频负载。另外,CMOS开关导通电阻随信号电平的较小变化(RON调制)会给差分增益和相位带来无用的失真。基于互补双极性技术的多路复用器在视频频率下表现更加卓越。当然,其代价是更高的功率和成本。MT-089指南视频多路复用器和交叉点开关视频多路复用器为了满足严格的带宽平坦度、差分增益和相位以及75Ω驱动能力等规格要求,高速互补双极性工艺比CMOS工艺更适合制造视频开关和多路复用器。传统的CMOS开关和多路复用器在视频频率下往往存在多种劣势。它们的开关时间(通常为50ns左右)不足以满足当今视频应用的需求,而且它们要求外部缓冲来驱动典型的视频负载。另外,CMOS开关导通电阻随信号电平的较小变化(RON调制)会给差分增益和相位带来无用的失真。基于互补双极性技术的多路复用器在视频频率下表现更加卓越。当然,其代价是更高的功率和成本。AD8170/AD8174/AD8180/AD8182双极性视频多路复用器的功能框图如图1所示。AD8183/AD8185视频多路复用器如图2所示。这些器件具有高度的灵活性,是视频应用的理想之选,其差分增益和相位规格极其出色。该系列中所有器件的0.1%开关时间均为10ns。AD8186/AD8187是AD8183/AD8185的单电源版本。请注意,这些双极性多路复用器不是双向的。2:12:1MUXMUX……
  • 所需E币: 4
    时间: 2020-1-4 11:55
    大小: 1.53MB
    上传者: 微风DS
    在要求针对模拟信号控制和选择指定传输路径的电子系统的设计中,固态模拟开关和多路复用器已成为必要元件之一。这些器件被用于广泛的应用之中,包括多通道数据采集系统、过程控制、仪器仪表、视频系统等。MT-088指南模拟开关和多路复用器基本知识简介在要求针对模拟信号控制和选择指定传输路径的电子系统的设计中,固态模拟开关和多路复用器已成为必要元件之一。这些器件被用于广泛的应用之中,包括多通道数据采集系统、过程控制、仪器仪表、视频系统等。20世纪60年代晚期的开关和多路复用器均以分立式MOSFET器件设计,并用小型PC板或模块生产。随着CMOS工艺的发展(以相同的基板生产优异的PMOS和NMOS晶体管),开关和多路复用器在20世纪70年代中期快速转向了集成电路形式,推出了广受欢迎的ADI公司AD7500系列(1973年问世)等产品。1976年推出了带介质隔离系列,支持±25V的输入过压(超出供电轨),而且不易闩锁。这些早期的CMOS开关和多路复用器主要设计用于处理最高±10V的信号,并工作于±15V的电源之下。1979年,ADI公司推出大获成功的ADG200系列开关和多路复用器,1988年,ADG201系列问世,该器件采用专有的线性兼容CMOS工艺(LC2MOS)制成。这些器件在±15V电源下可支持最高±15V的输入信号。20世纪80年代和90年代出现了大量的开关和多路复用器,其趋势是更低的导通电阻、更快的开关、更低的电源电压、更低的成本、更低的功耗和更小的表贴封装。如今,模拟开关和多路复用器有多种配置、选项可供选择,可以适应几乎所有应用。低于0.5Ω的导通电阻、皮安级漏电流、……
  • 所需E币: 3
    时间: 2019-12-24 11:09
    大小: 586.93KB
    上传者: 978461154_qq
    PSoC4模拟定序复用器(AMuxSeq)1.70文件。……
  • 所需E币: 4
    时间: 2019-12-24 11:07
    大小: 721.77KB
    上传者: rdg1993
    PSoC4中断1.70文件。……