tag 标签: 收发信机

相关帖子
相关资源
  • 所需E币: 1
    时间: 2022-9-29 21:11
    大小: 19.01MB
    上传者: 西风瘦马
    通信收发信机的FPGA实现.pdf
  • 所需E币: 1
    时间: 2022-5-5 14:35
    大小: 17.49MB
    上传者: 西风瘦马
    通信收发信机的VERILOG实现与仿真_11761643....pdf
  • 所需E币: 5
    时间: 2021-9-9 21:30
    大小: 4.01MB
    上传者: czd886
    基于FPGA的收发信机中频及基带设计
  • 所需E币: 3
    时间: 2020-9-16 10:17
    大小: 780KB
    上传者: Xie_Tiger
    本文较详细的介绍了
  • 所需E币: 5
    时间: 2020-9-16 10:21
    大小: 289.41KB
    上传者: Xie_Tiger
     Ka波段一体化收发信机是无线通信系统中的重要电路,它对整个系统的噪声系数,灵敏度等关键指标起决定性作用。
  • 所需E币: 3
    时间: 2019-5-27 21:02
    大小: 1.47MB
    上传者: royalark_912907664
    随着工信部发布5G频谱规划,全球5G在中频段上基本都采用3.5GHz(3400~3600MHz)这个频段。与之前的2G、3G、4G制式相比,它具备远超以往的信号带宽。这里针对5G的新频谱规划,提出了一个基于射频直接采样的大带宽收发信机方案,该方案采用了TI公司的射频直接采样模拟前端芯片AFE7689和Xilinx公司的Zynq-7000系列可扩展处理平台。首先输入射频信号先经过AFE7689射频直接采样,然后通过FPGA进行接收并做简单滤波,最后输出到AFE7689并射频DAC转换为射频输出。通过硬件制作和软件编写对方案进行了验证,从实际测试结果来看,所述的大带宽收发信机方案切实可行。