tag 标签: 收发器

相关博文
  • 热度 5
    2016-4-18 20:10
    1511 次阅读|
    4 个评论
    一、 常见 CAN 收发器 TJA1042 的数据手册 TJA1042 datasheet中Block框图描述了收发器的内部结构:          Datasheet中还有关于split管脚的内部模型:          Datasheet的描述很简陋,但是可以用来构建简单的CAN收发器电路模型。 二、 CAN 收发器电路模型(仅用于简单的 DC 分析) 估计把下面的模型放出来,能把IC工程师气得吐血,乃至生活不能自理。 在此,向节假日依然奋战在IC工业的广大工程师指战员们表示慰问!下面的内容,如 此简单粗暴地简化你们复杂而伟大的工作,仅仅是为了DC分析某项小问题,不代表CAN收发器内部结构可以这样简单,     简单的内部结构如下:       使用Cadence公司PSpice仿真软件,可以得到CANH/CANL波形的仿真结果:          有了以上工作的基础,可以进行其它诸如总线CANH断线时波形分析等等问题的分析,免去计算等,可以直观地观察波形。   参考资料: TJA1042,Product data sheet,Rev. 7 — 8 May 2012 PSpice V16-5-13c
  • 热度 2
    2015-3-24 13:34
    275 次阅读|
    0 个评论
      非对称数字用户环路(ADSL)是目前宽带接入网技术中最具有前景及竞争力的一种 。虽然欧美一些先进国家在ADSL示范网上取得了成功,但在当前 Internet的应用环境中,要广泛应用ADSL还有阻力。主要原因是ADSL系统技术较为复杂,采用集成电路(IC)设计方法,通过印刷电路板(PCB)来将多芯片集成为系统,系统实际性能并不理想,同时使得ADSL设备制作成本较高,因此难以推广使用。采用片上系统设计方法 把各个子系统有机地集成到一个芯片上去,可以很好地克服多芯片集成系统所引起的系统性能问题,使ADSL真正成为一种高速、低成本的Internet高速接入技术。本文介绍ADSL收发器片上系统芯片设计,给出了硬件实现的具体描述。   1 ADSL收发器片上系统芯片总体设计   设计的片上系统(System on a Chip)芯片如图1所示。其中存储器核采用NMI Electronics存储器核,PCI采用Eureka Technology的PCI核,DSP核选用某公司的DSP核,DSP算法自主设计开发。MCU核完成与DSP核、ATM成帧器核及各种接口的通信、控制、管理功能,包括PCI总线接口、USB接口、10BASE-T接口及内部总线的协调控制工作,通过专用逻辑模块来完成;DSP核致力于完成收发器设备中各种核心算法,包括ADSL子信道划分算法、DMT(离散多音频调制)子信道比特分配算法、功率调整、非线性回波抵消算法、自适应均衡算法等;模拟前端 AFE核完成A/D、D/A转换、线路驱动及分离器功能;ATM成帧器核完成ATM帧头定位及成帧功能,其中的逻辑电路完成CRC编解码、扰码与解码、 RS编解码、交织与解交织和TCM编解码;通过模式选择本设计可以工作于ATM和STM两种模式下;本芯片还提供了控制通道(RS232接口),实现对系统的管理、监视和调试功能。设计特点:(1)模拟前端核与其他核集成在一起,避免了线性驱动器件中常见的四个电源至少需要三个的情况,实现了高效率、低功耗的设计。(2)可在局端DSL接入复用器中直接当作线卡来用,以提供高速因特网接入服务。(3)支持所有最新的ADSL标准,包括ANSI T1.413Issue 2、ITU G.992.1和ITU G.992.2。它还提供了G.Lite运作所需要的低开销、快速启动和再训练功能。(4)通过控制口提供配置和控制ADSL线的所有功能,减轻主机控制器的管理负担。   2 芯片中的典型电路设计与实现   2.1 ATM成帧器设计   ATM 成帧器完成用户数据接口功能。用户数据接口将接收的Utopia接口或者STM接口数据分为快速Utopia接口或者STM接口。用户数据接口分为接收方向和发送方向两个部分,发送方向是由芯片外向芯片内,所处理数据包括ATM数据(utopia接口)、STM数据,将其组成为ADSL超帧,并分为交织通道和快速通道;接收方向是将交织通道和快速通道 的数据通过解帧等变换发送出去,也分为utopia接口数据、STM数据。其大致的结构如图2所示。       STM接口在发送方向包括STM_Data和STM_CLK两种信号,在接收方向包括STM_Data和STM_CLK两种信号。在发送方向,STM信号经过并串转换后,以串行方式进行传送,SLT_Data0传送偶数比特,SLT_Data1传送奇数比特,然后在通道分类中根据外部微处理器的配置(通过控制接口)将数据送入fast通道或者interleave通道。在接收方向,从fast通道和interleave通道中来的数据在通道合并中合并为串行数据,SLR_Data0传送偶数比特,SLR_Data1传送奇数比特,再经过串并转换送到STM接口中。其中,超帧指标模块主要产生指示超帧的信号(包括接收和发送方向),VAL和REQ是字节数据有效信号,Frame信号是数据超帧开始信号,CLK信号是超帧时钟。根据Utopia协议可以知道, Utopia接口每个字节数据都是由一个时钟周期来传送的,所以传送一个信元可以用53个时钟周期。在发送方向和接收方向的同步时钟信号都是由ATM层发出的,可以把他们看成是异步时钟。从Utopia接口进入芯片的数据首先通过地址译码,选择发送的端口地址,然后由发送控制器控制从Utopia接口来的数据,将它们存入发送缓冲,然后到信元速率接口控制器。信元速率控制器模块的功能为:当ATM层发送的信元速率小于ADSL的下行传送数据速率时,信元速率控制器就插入一些空信元来使两乾的数据速率匹配。HEC生成模块的功能:处理信元的HEC,提高出现滑码时的信元定界能力。在处理信元在接收误码计数器中记录下来,用于以后的性能监测中。信元加扰模块的功能:防止在信元负荷中出现与HEC相同的情况。帧适配模块的功能:将信元数据流整理成适于ADSL超帧数据结构。一方面实现同步,在ADSL中可以通过填充字节LEX、AEX来实现。如果发送时钟稍快一点,将把固定的字节数用完,这时可以用LEX、 AEX来传送数据。如果发送时钟稍慢一点,固定的字节数将不会被用完,这时候可以不用信号(ib)来表示,由外部微处理器来处理。帧适配模块的另一方面功能是可以提取aoc、eoc、ib等子节。并串转换模块的功能:将数据流进行并串转换后送入通道分类模块。通道分类模块的功能:将奇数和偶数的串行数据流合并成一列数据流,根据Utopia接口的TxAdd信号或者外部微处理器的配置(控制接口中的寄存器)送入fast通道或者interleave通道。需要指出的是接收方向与发送方向数据流向相反,不再解释。     2.2 数字接口设计   根据ADSL协议要求,数字接口主要将信道中的快速和交织的数据经过扰码、FEC编码后形成可以传送的数据。大致框图如图3所示。   在发送方向,从用户数据接口来的fast(快车)通道和interleave(交织)通道的数据先分别进行CRC校验,然后进入解帧模块,在这个模块中,将超帧分解为一个一个的数据帧,存入缓冲中。然后对fast和interleave数据分别进行加扰,这种加扰是对每个数据帧进行加扰,加扰后的数据进入 RS编程模块,之后进入发送FIFO。对于Interleave数据,从发送FIFO出来以后就进行交织处理,然后将两种数据进行比较分配,对每个子信道分配一定的比特数,这可以参考比持分配表格(在初始化时计算出来,存放在缓存之中)。     在接收方向,从DMT调制模块来的数据进入比特解配,对Interleave数据再经过de_interleave模块之后进入接收FIFO,然后进入 RS解码模块,当发现错误时,将误码计数器加1,计数结果将用于性能。从RS解码出来的数据经过解扰后,送入组帧模块,在个模块中,将各个数据帧组合成超帧,然后将数据进行CRC校验,最后送到用户数据接口。   2.3 DMT调制电路设计   DMT 调制是ADSL收发器片上系统芯片中的重要模块之一,主要完成数据在每个子信道上的调制,它的好坏直接关系到ADSL收发器芯片性能的好坏。DMT中大部分的计算都通过DSP来完成,如FFT/IFFT、FEQ、TEQ、星座编码和解码、Trellis编码和Viterbi解码等功能。与DSP的联系主要通过数据和程序地址总线来完成。DMT调制模块大致框图如图4所示。   在发送方向,从数字接口来的数据流已经是每个子信道的比特分配流,这种数据流在星座编码模块中进行星座编码,将频域的比特流信号转换成时域的星座平面上的复数(X+iY)信号,然后进行2D QAM调制。这时候可以选择Trellis编码(四维格状态调制),用以产生冗余比特来增强发送的可靠性。然后将经过星座编码后的数据存入发送缓冲。由于信道失真或者其他的原因,从缓冲出来的数据在频率和相位上都与主时钟频率和相位不匹配。所以为了调整这种不匹配,从缓冲出来的数据先经过频率调整和增益微调(FTG)。频率调整是调节发送频率,保证发送频率和理想频率的一致,FTG是调节每个子载波上的增益稀疏。然后再进入快速傅立叶逆变换(IFFT),将频域的DMT符号转换成时域的信号,送入发送缓冲之中,最后送入模拟前端接口。   在接收方向,从模拟前端接口来的数据是经过时域均衡(TEQ)以后的,这些数据首先进入接收缓冲,之后进入快速傅立叶变换(FFT),将时域的DMT信号转换成频域的信号(512点),然后在频域均衡(FEQ)和相位调整模块中消除相应的干扰,送入接收缓冲,之后进行星座解码,从而将星座平面的复数点转换为比特流。如果接收的数据使用了Trellis编码,那么在星座解码后的数据将再通过Viterbi解码模块之后,送入数据接口。   在第64个子信道中传送的时导频信号,在发送和接收方向都是通过DPLL数字锁相环来保证发送和接收时钟与导频信号一致。当星座编码和解码时,发现导频信号的星座点的位置与理想的点位置不一致时,就要通过DPLL和相位调整/频率调整模块来纠正。同时,监视器可以发送中心断R_INT4信号到管理和控制接口。通过ASB与内部ARM核通信。DPLL的功能有:(1)DPLL中恢复导频信号的功能。为了保证收发时钟有固定的相位关系,在ADSL中采用了插入导频的方法来传送和恢复时钟信号。发送器在发送数据的同时用64号子信道传送独立的导频信号,抽样时钟频率为2208kHz,而导频信号的频率为 276kHz,恢复了导频信号后,利用锁相环锁住抽样时钟频率,从而实现时钟的恢复。(2)在PLL中通过一个时钟源产生内部的所需时钟。其中内部所需时钟包括:CPU时钟、DSP时钟、各种算法的时钟等。PLL锁相环的外界参考晶体的频率可以为:35.328MHz。    在Trellis编码和Viterbi解码时,分别有一个误码计数器与之相连,当发生错误时,误码计数器加1,加到一定数值,就通过发送中断信号T_INT5、R_INT5通知内部ARM核。   3 非对称数字用户环路收发器的睡上系统芯片设计难点   3.1 DSP算法设计及实现   DSP 算法是ADSL收发器SOC芯片的核心,其工作的好坏直接影响整个芯片的性能,而ADSL收发器中涉及的DSP技术又非常复杂,给设计增加了难度。DSP 算法的设计首先要建立管理模型,以模型为基础进行算法设计,继而设计优化模型并以此为根据对算法进行优化,使算法准确、稳定,能很好地满足性能要求。下一步就是硬件软件实现及二者的协同设计和验证,验证是为了优化VLSI硬件和功能结构,有效快速地执行算法,最后进行DSP系统集成。   3.2 数模混合设计   为了降低功耗,提高电子器件的效率,把模拟前端AFE与微控制器MCU核等集成到一起。在一个数字芯片上集成混合信号内核时,缺乏线性电阻是一个主要问题,因为连续时间序滤波器要求片上电阻具有良好的可控性和线性。电流开关DAC也要用线性电阻把电流转变成电压。把数字噪音与模拟噪音隔离开是另外一个问题,必须采用具有较高共模抑制比(CMRR)和电源抑制比的完全差动设计。   3.3 系统验证问题   随着系统级芯片(SOC)复杂性的增加,传统使用HDL软件模拟器来进行验证的方法已经不够用了,它无法提供所需的性能,以检查系统功能的正确性。而且 SOC芯片的验证需要对整个系统建立模型,要将很多实际的情况加入到模型之中,来证明整个系统经及芯片都工作正常。因此,需要有一个灵活的建模环境,以便处理大量的系统级方案。处理界面入口(TIP)可以在抽象层软件和详细的硬件实现之间提供一个高速链接,执行任务软件、验证系统级操作以及快速发现设计中的问题。   3.4系统测试问题   SOC芯片的测试技术难度较大。SOC芯片测试设备则必须能够精确地检测模拟和数字两种电路,并支持扫描检测和嵌套式存储器检测。对输入引脚加测试向量,再从输出引脚观察结果的传统检测方法已不适用。因为,传统方法测试向量集会过分庞大,执行时间也会长得惊人。   4 设计实现   采用软硬件协同仿真设计,在大型EDA仿真软件Cadence的数字模拟混合设计工具Spectra上,用硬件描述语言Verilog完成设计输入,进而完成设计综合、功能仿真、布局布线、后仿真和产生构造位流文件。   以上介绍了ADSL收发器片上系统芯片设计,给出了相应硬件设计的具体描述,对设计特点、难点进行了阐述。
  • 热度 3
    2013-12-24 12:12
    396 次阅读|
    0 个评论
    AFCT-5805AZ 用于 ATM/SONET OC-3 的 155MBd SMF 收发器、1x9 封装、扩展温度(-40°C 到 85°C)、符合 RoHS 标准。 Avago 的 AFCT-5805AZ/AFCT-5805xxZ 单模光纤收发器是符合成本效益的高性能光收发模块,特别适合数据传输速率达 155Mb/s 的串行光纤数据通信应用。 这些收发器模块为具有 +3.3V 或 +5.0V 输入电压的中介链路提供符合 SONET / SDH 标准的连接。 特点: 用于长达 15km 链路的 1300nm 单模收发器 符合T1.646-1995 宽带 ISDN 和 T1E1.2/98-011R1 SONET网络对客户安装接口的标准 符合 T1.105.06 SONET 物理层规范标准 多源 1x9 引脚配置 与 LED 多源 1x9 收发器可互换 无条件符合 IEC 825/CDRH Class 1 激光护眼标准 集成的双工 SC 连接器插座符合 TIA/EIA 和 IEC 标准 符合 RoHS 标准 温度范围: AFCT-5805BZ/DZ:0°C 到 70°C AFCT-5805AZ/CZ:-40°C 到 85°C 3.3V 或 5.0V 单电源供电,兼容 LVPECL 逻辑接口 兼容波峰焊和水洗程序 在通过 ISO 9002 认证的工厂进行制造 EMI 余度相当大,符合 FCC Class B 要求
  • 热度 3
    2013-12-10 16:05
    432 次阅读|
    0 个评论
    电容隔离式隔离型RS-485全双工收发器ISO3080、ISO3082、ISO3086、ISO3088 型号 品牌 封装 包装 ISO3080 TI SOP-16 2500PCS/REEL ISO3082 TI SOP-16 2500PCS/REEL ISO3086 TI SOP-16 2500PCS/REEL ISO3088 TI SOP-16 2500PCS/REEL   RS-485/RS-422的应用包括:过程控制网络,工业自动化,楼宇自动化,安防系统运动控制与电机控制,在工业与仪器仪表中,常常需要在距离很远的多个系统间传输数据,,RS-485总线标准是工业与仪器仪表中使用非常广泛的物理层总线设计标准之一。   在各个系统接入总线中往往需要在控制器与收发器中间进行隔离,保证系统的安全与可靠,因为在较远距离的传输时往往会有接地环路、瞬态电压等干扰,因此一个可靠的隔离设计非常重要,以往都是在控制器与收发器的中间接入一个光耦或数字隔离器进行隔离,这造成设计难度与产品体积的增加,尤其是配置成全双工通信时这种情况更为明显。   TI采用电容隔离式的隔离型RS-485全双工收发器ISO3080、ISO3082、ISO3086、ISO3088能有效的改善这两个问题,它将隔离通道与收发器集成在一个芯片上,省去了中间额外的设计环节并缩小体积。     下图为采用全双工总线配置连接的RS-485总线事例,此配置也称为采用多点主从/配置连线的四线式RS-485网络,能实现双向同时通信。       潮光科技有限公司 潮光光耦网:http://www.tos harp.cn TEL:0755-82571738
  • 热度 1
    2013-10-1 08:50
    442 次阅读|
    0 个评论
    BT9521是面向RS-485应用的隔离式差分线路收发器,内部集成了用于为隔离变压器提供原边振荡电压的驱动器。BT9521器件适合于长传输线路,因为它断开了接地环路,可以提供很高的共模电压范围。该器件的隔离势垒能够在总线线路收发器与逻辑电平接口之间提供长达60秒的2000Vrms隔离。   所有的传输线路都容易受到来自各种信号源的瞬态噪声,如果这些瞬态噪声具有足够的幅度而且持续一定长的时间,就可能导致收发器或者邻近的敏感电路受到损坏;BT9521隔离器件能够显著地并降低昂贵控制电路受损的风险。   BT9521的规定使用温度范围为-40℃ 至 85℃。
相关资源
广告