tag 标签: 整的

相关资源
  • 所需E币: 3
    时间: 2020-1-9 14:44
    大小: 3.35MB
    上传者: 微风DS
    最完整的TDK磁芯資料CONTENTSIntroduction..............................................................................TDKFerriteCoresinSwitchingPowerSupplies......................SelectedItemsofLegend........................................................MaterialCharacteristics...........................................................PARTIECores...................................................................................EICores...................................................................................EEandEFCores.....................................................................EEandEIBobbins...................................................................EERCores...............................................................................EERBobbins……
  • 所需E币: 5
    时间: 2020-1-14 13:18
    大小: 87.15KB
    上传者: rdg1993
    一种结构可调整的IQ正交复用功放基带预失真模型及其FPGA的实现2007年全国微波毫米波会议论文集一种结构可调整的IQ正交复用功放基带预失真模型及其FPGA的实现王祥林饶妮妮(电子科技大学成都610051)摘要:本文根据现代通信系统中功放信号实时高速和大数据量的特点,结合一种结构可灵活调整的IQ两路正交复用的功放预失真模型,提出一种高效的基于FPGA基带数字预失真实现方法。该预失真模型在3G基站功放系统中得到实际应用,以相邻码道功率抑制比(ACPR)这个指标来衡量,可以取得近20dB的改善效果。关键字:功放线性化,基带预失真,查找表,IQ正交复用,FPGAAStructure-adjustablePredistortionModelforIQOrthogonalMultiplexingPowerAmplifierandImplementaiononFPGAWangXianglinRaoNini(UniversityofElectronicScienceandTechnologyofChina,Chengdu610051,China)Abstract:Accordingtothehigh-speedreal-timeandhuge-datacharacteristicsofpoweramplifiersignalinmoderncommunicationsystems,Thisarticleputsforwardanefficientmethodofimplementingabasebandpredistortionbasedonastructure-adjustableandIQorthogonalmultiplepre-distortionmodel.Th……
  • 所需E币: 3
    时间: 2020-1-15 12:34
    大小: 2.83MB
    上传者: quw431979_163.com
    SD卡完整的说明文档第一部分,SD卡完整的说明文档……
  • 所需E币: 5
    时间: 2020-1-15 16:45
    大小: 85.83KB
    上传者: rdg1993
    最完整的SD存储卡参考文档,最完整的SD存储卡参考文档……
  • 所需E币: 5
    时间: 2020-1-14 14:48
    大小: 1.19MB
    上传者: 238112554_qq
    最完整的全差分运算放大器设计《通信系统混合信号VLSI设计》课程设计报告2003年12月31日作者:唐长文,菅洪彦全差分运算放大器设计唐长文(011021361),菅洪彦(021021061)zwtang@fudan.edu.cn,hyjian@fudan.edu.cn复旦大学专用集成电路与系统国家重点实验室一、设计指标在上华0.6umCMOS2P2M工艺上设计一个全差分运算放大器,设计指标如下:直流增益:>80dB单位增益带宽:>50MHz负载电容:=5pF相位裕量:>60°增益裕量:>12dB差分压摆率:>200Vs共模电平共模负反馈单位增益带宽等效输入噪声输入失调电压差分输出摆幅二、运放结构选择:::::2.5V(VDD=5V)>10MHz20nV±4VHzVb1M11M13M12Vin+M1M2Vin-Vo+Vo-M3Vb2M4CLCCRCRCCCCLM5Vb3M6M9M7VcmfbM8M10图1共源共栅两级运算放大器1《通信系统混合信号VLSI设计》课程设计报告2003年12月31日作者:唐长文,菅洪彦运算放大器的的结构主要有三种:(a)简单两级运放,two-stage;(b)折叠共源共栅,folded-cascode;(c)共源共栅,telescopic。该运算放大器的设计指标要求差分输出摆幅为±4V,即输出端的所有NMOS管的VDSAT,N之和小于0.5V,输出端的所有PMOS管的VDSAT,P之和也必须小于0.5V。对于……