tag 标签: 有关

相关资源
  • 所需E币: 5
    时间: 2020-1-13 09:56
    大小: 30.5KB
    上传者: quw431979_163.com
    多年工作有关PCB绘图的总结多年工作有关PCB绘图的总结1.布局/布线,对电气性能的影响2.PCB铜铂的处理3.多层板的层间布局4.软件应用经常都会从有关电子的书中看到这样的说法>“数字地线与模拟地线要分开”。布过板的人>都知道,这在实际操作上有一定的难度。要布出更好的板,首先您得对您所使用的>IC有个电气方面的了解,有哪些引脚会产生>高次谐波(数字信号或开关量方波信号的>上升/下降沿),哪些引脚易感应电磁于扰,>IC内部的信号方框图(信号处理单元方块图)>有助我们的了解。整机布局是决定电气性能的首要条件,>而板间的布局更多的考虑是IC间的信号/数据>的走向或流程,大原则是易产生电磁幅射的>靠近电源部分;弱信号处理部分多由设备的>整体结构决定(即前期设备的整体规划),>尽可能靠近信号的输入端或检测头(探头),>这样可以更好的提高信噪比,为后续的信号>处理及数据识别提供更纯净的信号/准确的>数据。2,PCB铜铂的处理由于现在的IC工作时钟(数字IC)越来越>高,其信号对于线路的宽度提出了一定的要>求,走线宽了(铜铂)对于低频强电流是好>的,但对于高频信号及数据线信号来说,却>并非如此,数据信号讲求更多的是同步,高>频信号多受集肤效应所左右,所以,这两者>要分开来讲。高频信号走线宜细不宜宽,宜短不宜长,>这又涉及布局问题(器件间信号的耦合),>这样可以减小感应电磁干扰。而数据信号,却是以脉冲形式出现在>电路上的,其高次谐波份量是保证信号的>正确性起到决定因素;同样的宽铜铂会对>高速率的数据信号产生集肤效应(分布>电容/电感变大),这样会导致信号变坏,>数据识别不正确,而且数据总线通道要是>其中的线路宽度不一致更会影响数据的同步>问题(导致不一致的延迟),为了更好的>控制数据信号的同步问题,所以在数据总线>走线中就出现了蛇形线,这是为了让……
  • 所需E币: 4
    时间: 2020-1-13 13:15
    大小: 528.87KB
    上传者: 978461154_qq
    LDO有关的测试项目理解LDO的一些术语和定义Translatedbyflytigery2007/8/16简介这篇报告告诉你如何理解LDO的一些术语和定义,如稳压块的压降,静态电流,待机电流,效率,瞬态响应,线性/负载调整率电源纹波抑制比,输出噪声电压,精度,功耗等。而且在介绍每一个概念时都给出了例子加以说明。1压降压降被定义为输入电压与输出电压之间的差,当输入电压下降到一定程度时输出电压将不再维持在一个恒定的电压。该点发生在输入电压不断接近输出电压时。图1是一个典型的LDO电路,在非调整区域PMOS可以看作一个电阻,电压降下量可以表示为Vdropout=Io*Ron举个例子,下图是TPS76733的输入输出特性,输出1A的时候它的压降是350mV,从输入电压是3.65V的时候输出电压就开始下降从2V到3.65V是该LDO的非调整区域。输入电压如果低于2V将不会有输出,也就是说LDO不动作。比较低的电压降有利于提高LDO的效率。2静态电流静态电流,也被叫做流向地的电流,定义为输出电流与输入电流的差。图3定义了静态电流Iq=Ii-Io。减小静态电流有助于提高LDO的效率。静态电流由调整管的偏置电流(比如说参考电压消耗电流,采样电阻消耗电流,误差放大器消耗电流)和驱动调整管基级的电流组成它的大小主要由调整管,LDO的结构,和环境温度决定。对于双级型晶体管,静态电流随着负载电流成比例的增加,因为双级型晶体管是电流驱动器件。另外在非调整区域,由于发射级和基级寄生电流路径的影响静态电流也会增加,该寄生电流路径是由于基级电压比输出电压低所引起的。对于MOS管,静态电流几乎不随负载的变化而变化,几乎是一个恒定值,因为MOS管是电压驱动器件。对采用MOS管的LDO来说对静态电流有贡献的只有参考电压的消耗,采样电阻消耗电流,误差放大器消耗电流。在应……
  • 所需E币: 5
    时间: 2020-1-13 14:20
    大小: 828KB
    上传者: 2iot
    有关便携式设备中音频电路的设计指南有关便携式设备中音频电路的设计指南在便携式产品设计中很容易遇到与音频相关的特殊问题,由于音频电路看似简单,规划设计时工程师通常不会在相对低频的音频电路(20Hz至20KHz)中花费太多时间。本文试图从最基本的音频电路设计入手,为工程设计人员提供一定的设计参考意见和方法。最后开启音频电路这个简单的原则可能最为重要,但却经常被系统设计者所忽略。功率放大器无法区分噪音、咔嗒声和信号。如果过早地开启功放,它会不加区分地放大所有输入信号。便携式产品播放电路通常包含数字信号存储器、数模转换器(DAC)、功放、扬声器或耳机(图1)。存储器中的数字信号经过解码后发送到DAC进行转换,DAC的模拟输出通过电容交流耦合到功放的输入端,放大器必须能够提供足够的电流驱动低阻扬声器。如上所述,放大器使能后将放大进入其输入端的任何信号,包括有用信号、噪声、咔嗒或嘭嘭声。如图2所示,扬声器放大器连接在8Ω扬声器和音频DAC之间。DAC输出与功放之间的交流耦合电容是必需的,以保证两个器件具有适当的输入和输出偏置电压。大多数音频放大器的输出端含有偏置电压,为了可靠传输音频信号需要将此偏置电压预先设置好。在开启功率放大器之前必须留出一定的时间间隔,以便建立适当的偏置电压。假如过早地开启功率放大器,DAC输出正处于爬升阶段的偏置电压对于放大器输入来说相当于一个衰减脉冲。该信号经过-放大器放大后进入扬声器,产生可闻的咔嗒声。图2假定功率放大器已经开启,并在DAC开启之前已经建立输入偏置。DAC使能后,节点A的电压会爬升到如图所示的DAC输出偏置电压。当DAC的偏置电压爬升时,由耦合电容以及放大器的输入电阻构成的高通滤波器在节点B会产生一个毛刺,经过放大器后的输出信号等于输入信号之间的差值[(IN+)-(IN-)]乘以放大器的增益。低频响应与输入……
  • 所需E币: 5
    时间: 2020-1-14 19:20
    大小: 127.74KB
    上传者: 二不过三
    aboutholdtime,setuptime,clks...,有关时序setup,hold,skew,jitter……
  • 所需E币: 4
    时间: 2020-1-15 10:08
    大小: 56.5KB
    上传者: quw431979_163.com
    有关模拟地和数字地分割的介绍|有关模拟地和数字地分割的介绍||来源:PCB技术网论坛新手区作者:hvll转贴更新:2005年6月30日||||||[pic]|||| ||如何降低数字信号和模拟信号间的相互干扰呢?在设计之前必须了解电||磁兼容(EMC)的两个基本原则:第一个原则是尽可能减小电流环路的面||积;第二个原则是系统只采用一个参考面。相反,如果系统存在两个参||考面,就可能形成一个偶极天线(注:小型偶极天线的辐射大小与线的||长度、流过的电流大小以及频率成正比);而如果信号不能通过尽可能||小的环路返回,就可能形成一个大的环状天线(注:小型环状天线的辐||射大小与环路面积、流过环路的电流大小以及频率的平方成正比)。在||设计中要尽可能避免这两种情况。||||有人建议将混合信号电路板上的数字地和……
  • 所需E币: 5
    时间: 2020-1-15 14:31
    大小: 84.27KB
    上传者: 978461154_qq
    有关模拟地和数字地分割的问题有关模拟地和数字地分割的介绍来源:PCB技术网论坛新手区作者:hvll转贴更新:2005年6月30日如何降低数字信号和模拟信号间的相互干扰呢?在设计之前必须了解电磁兼容(EMC)的两个基本原则:第一个原则是尽可能减小电流环路的面积;第二个原则是系统只采用一个参考面。相反,如果系统存在两个参考面,就可能形成一个偶极天线(注:小型偶极天线的辐射大小与线的长度、流过的电流大小以及频率成正比);而如果信号不能通过尽可能小的环路返回,就可能形成一个大的环状天线(注:小型环状天线的辐射大小与环路面积、流过环路的电流大小以及频率的平方成正比)。在设计中要尽可能避免这两种情况。有人建议将混合信号电路板上的数字地和模拟地分割开,这样能实现数字地和模拟地之间的隔离。尽管这种方法可行,但是存在很多潜在的问题,在复杂的大型系统中问题尤其突出。最关键的问题是不能跨越分割间隙布线,一旦跨越了分割间隙布线,电磁辐射和信号串扰都会急剧增加。在PCB设计中最常见的问题就是信号线跨越分割地或电源而产生EMI问题。如图1所示,我们采用上述分割方法,而且信号线跨越了两个地之间的间隙,信号电流的返回路径是什么呢?假定被分割的两个地在某处连接在一起(通常情况下是在某个位置单点连接),在这种情况下,地电流将会形成一个大的环路。流经大环路的高频电流会产生辐射和很高的地电感,如果流过大环路的是低电平模拟电流,该电流很容易受到外部信号干扰。最糟糕的是当把分割地在电源处连接在一起时,将形成一个非常大的电流环路。另外,模拟地和数字地通过一个长导线连接在一起会构成偶极天线。了解电流回流到地的路径和方式是优化混合信号电路板设计的关键。许多设计工程师仅仅考虑信号电流从哪儿流过,而忽略了电流的具体路径。如果必须对地线层进行分割,而且必须通过分割之间的间隙布线,……
  • 所需E币: 5
    时间: 2020-1-15 10:00
    大小: 21.5KB
    上传者: quw431979_163.com
    有关电源完整性问题的讨论有关电源完整性问题的讨论1.PI的起因PI即电源完整性,它的提出源于当不考虑电源的影响下基于布线和器件模型而进行SI分析时所带来的巨大误差。    随着产品设计的功能增多和信号传输速度的增加,瞬态电流也就增加。大面积的电源和地平面就是为了满足这个需要而设计的。但是由于设计的复杂性,例如多种电源和多种地需要同时使用,使得地电平面被分割而成为有缺陷的平面。由此可能会产生感应噪声,当这种噪声大到一定程度时,会影响集成电路的功能和性能。这种噪声是指Delta-I、地弹或瞬态交换噪声。大家知道去耦电容可以减少这些噪声。目前,电源和地平面的噪声只能通过对原型产品的测量或由有经验的工程师凭他们的经验来控制。经常凭经验把去耦电容的容量设定为默认的值。实践中,去耦电容数量、容量值以及电容的放置位置都与频率有关,要确定其最佳值的确是件非常困难的事。为了正确预测电容的有效性,需要精确考虑瞬态电流和电源实际的供电路径。一旦做到了这一点,则电源/地平面上的噪声就可以看到了,也就可以通过在适当的地方放置适当容量的电容从而有效地控制其噪声。在一定程度上,我们只能减弱因电源不完整带来的系列不良结果,一般会从降低信号线的串绕、加去耦电容、尽量提供完整的地电层等措施着手。现有的SI仿真软件基本上是假定信号线有一完整的参考平面来进行仿真计算的,这严重脱离了PCB的实际情况,从而使仿真出来的数据与实际相差甚远。由于现有设计的复杂性,一个PCB经常会使用多种地电源,再加上各种过孔和插件元器件的影响,使完整的地电层没有可能存在。这样PI的提出将为信号线提供一个稳定的参考层面,从而减少EMI,使SI的仿真正确,板子工作稳定。2.PI的PCB的布线讲究●布线时尽量减少回路环的面积,以降低感应噪声;●布线时,电源线和地线要尽量粗。除减小压降外,更重要的是降低耦合噪……