tag 标签: 中调

相关资源
  • 所需E币: 1
    时间: 2021-4-6 17:16
    大小: 1.1MB
    上传者: czd886
    Qt中调用DSP库实现双核异构通信
  • 所需E币: 0
    时间: 2020-9-25 23:49
    大小: 16.58KB
    上传者: LGWU1995
    C语言中调用python.pdf
  • 所需E币: 3
    时间: 2020-1-14 19:37
    大小: 110KB
    上传者: 二不过三
    在Aldec中调用XilinxIPCore设计DCM时存在的问题及解决方法在Aldec中调用XilinxIPCore设计DCM时存在的问题及解决方案作者:RadarRadar工作室问题的提出:在某大型设计中,为了使时钟达到最小的延时和抖动,我们采用全局时钟资源驱动设计的主时钟,为此,调用Xilinx_CoreGenerator设计DCM(DigitalClockManager)。指标:输入时钟为40MHz,输出为100MHz;环境:Aldec6.3SP2,Xilinx7.1SP4,Synplify8.1;语言:VHDL。Aldec做为第三方工具,具有很好的仿真性能。就应用语言而言,能够很好地支持VHDL,Verilog和SystemC,而且在对VHDL的设计进行仿真时,一般不用加入仿真库,对Verilog的设计进行仿真时则要加入仿真库,但也很方便,一般加入以下四个库即可:ovi_simprim,ovi_uni9000,ovi_unisim,ovi_Xilinxcorelib(此处使用的是Xilinx的ISE以及CoreGenerator,故要把该库加入)。具体加入方法是:在Aldec界面下,选择design---Settings---Verilog如下图所示。[pic]图(1)使用Verilog仿真时加入仿真库的界面在此设计中,我们使用的是VHDL语言。于是就存在如何把库加入以及加入什么库的问题。问题的分析与解决:输入时钟40MHz,输出时钟100MHz,调用XilinxCoreGenerator生成DCM相关属性如下图所示:……