tag 标签: 浮点运算

相关资源
  • 所需E币: 0
    时间: 2022-7-25 10:51
    大小: 151.48KB
    上传者: czd886
    用VHDL语言在CPLD_FPGA上实现浮点运算
  • 所需E币: 3
    时间: 2019-12-25 20:40
    大小: 142.69KB
    上传者: 16245458_qq.com
    用VHDL语言在CPLD/FPGA上实现浮点运算……
  • 所需E币: 4
    时间: 2019-12-25 15:50
    大小: 304.18KB
    上传者: 二不过三
    针对现有FFT算法结构复杂、难以并行扩展的问题,提出了一种改进的FFT算法,在此基础上设计了一种基于浮点运算的FFT处理器,并进行了仿真验证.结果表明,新算法大大简化了系统结构,减少了系统的硬件开销,非常容易并行实现,且显著提高了运算效率,完成一次N点的FFT运算只需要N/2个时钟,完全满足实时信号处理的要求.剧互噩孤。。中国大学生电子设计文章竞赛2008半――――――――一基于FPGA昀新型浮点FFT处理器设计‘范展,梁国龙,刘洋(哈尔滨工程大学水声工程学院,黑龙江哈尔滨150001)摘要:针对现有F订算法结构复杂、难以并行扩展的问题,提出了一种改进的FFT算法,在此基础上设计了一种基于浮点运算的F盯处理器,并进行了仿真验证。结果表明,新算法大大简化了系统结构,减少了系统的硬件开销,非常容易并行实现,且显著提高了运算效率,完成一次Ⅳ点的F丌运算只需要N/2个时钟,完全满足实时信号处理的要求。关键词:改进的FFT算法;浮点运算;实时信号处理Designof……
  • 所需E币: 5
    时间: 2019-12-25 15:38
    大小: 320.44KB
    上传者: 16245458_qq.com
    设计并实现了一种基于定点数字信号处理器(DSP)的语音识别与控制系统.由音频编解码芯片(TLV320AIC23)负责采集语音信号;以定点DSP(TMS320VC5509A)作为运算处理单元;通过定点运算与浮点运算的有机结合,解决了处理速度与处理精度之间的矛盾;在保证处理速度的前提下,提高了运算精度和识别率.嵌入式技术’EmbeddedTechnofogy基于TMS320VC5509A的语音识另U与控制系统关胜平,何培宇,刘珂含,李锦,田芳芳,王三山(四川大学电子信息学院,四川成都610064)摘要:设计并实现了一种基于定点数字信号处理器(DSP)的语音识别与控制系统。由音频编解码芯片(TLv320AIC23)负责采集语音信号;以定点DSP(TMS320VC5509A)作为运算处理单元;通过定点运算与浮点运算的有机结合,解决了处理速度与处理精度之间的矛盾;在保证处理速度的前提下,提高了运算精度和识别率。关键词:定点DSP定点运算浮点运算端点检测模板匹配语音识别(SpeechReco印iti叩)是机器通过训练和匹示方法,提取出的特征值存人参考模式库中,用来匹配配过程把语音信号转变为相应的文本或命令的技术。关待识别语音信号的特征值。匹配计算是进行语音识别的于语音识别技术,先后出现了动态时间弯折(D。阿)、隐核心部分,由待识别人的语音经过特征提取后,与系统马尔可夫和人工神经网络三种主要方法【11。由于每种方训练时产生的模板进行匹.配,在说话人辨认中,取与待法都涉及大量的乘加运算,并且计算精度是算法性能的识别语音相似度最大的模型所对应的语音作为识别结有效保障,因……
  • 所需E币: 3
    时间: 2019-12-25 12:38
    大小: 34.02KB
    上传者: 2iot
    MCS-51单片机实用子程序库……
  • 所需E币: 3
    时间: 2019-12-25 10:47
    大小: 217.62KB
    上传者: quw431979_163.com
    C54x的汇编语言程序设计……
  • 所需E币: 4
    时间: 2020-1-4 23:16
    大小: 141.82KB
    上传者: wsu_w_hotmail.com
    用VHDL语言在CPLD/FPGA上实现浮点运算……
  • 所需E币: 3
    时间: 2019-12-24 21:38
    大小: 703.35KB
    上传者: 16245458_qq.com
    近年来随着技术的进步,首次能够通过使用FPGA轻松实现高性能浮点信号处理。目前,几乎所有基于FPGA的信号处理都使用定点运算来实现。本白皮书介绍FPGA浮点技术现在不仅实用,而且,在一片FPGA上实现了每秒一兆浮点运算(teraFLOPS)。采用28-nmFPGA实现TeraFLOPSWP-01142-1.0白皮书近年来随着技术的进步,首次能够通过使用FPGA轻松实现高性能浮点信号处理。目前,几乎所有基于FPGA的信号处理都使用定点运算来实现。本白皮书介绍FPGA浮点技术现在不仅实用,而且,在一片FPGA上实现了每秒一兆浮点运算(teraFLOPS)。引言Altera28-nmStratixVFPGA系列实现了性能远远优于以前的定点和浮点数字信号处理(DSP)功能。FPGA一个关键特性是Altera新的精度可调DSP体系结构,高效的支持定点和浮点实现。但是,仅有FPGA资源和体系结构是不够的。Verilog和VHDL基本上还不足以支持浮点表征,目前也没有综合工具来支持浮点运算。此外,用于浮点处理器……
  • 所需E币: 5
    时间: 2019-12-24 21:37
    大小: 1.38MB
    上传者: rdg1993
    本文档介绍在雷达系统数字信号处理(DSP)的FPGA中使用浮点处理功能及其优点。在雷达系统的DSP中使用浮点FPGAWP-01156-1.0白皮书本文档介绍在雷达系统数字信号处理(DSP)的FPGA中使用浮点处理功能及其优点。引言现代雷达系统能够处理高达100GHz的高频信号。现代阵列雷达系统采用了具有数字信号处理功能的各种模式,包括,搜索、识别、跟踪、锁定和监控等模式。大部分这些雷达系统,无论是机械操作还是电动工作,现在都通过数字方式处理信号,支持使用软件驱动波形的多种模式,从而提高了系统灵活性。很多军事应用在电路板空间和功耗上都有实际限制。对于这些DSP推动的应用,FPGA在性能和体积、重量和功耗(SWaP)等方面提供最佳特性。特别是,AlteraFPGA具有以下信号处理优势:■高效的浮点DSP,实现了优异的系统范围和……