资料
  • 资料
  • 专题
采用28-nm FPGA 实现TeraFLOPS
推荐星级:
时间:2019-12-24
大小:703.35KB
阅读数:283
上传用户:16245458_qq.com
查看他发布的资源
下载次数
0
所需E币
3
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
近年来随着技术的进步,首次能够通过使用FPGA 轻松实现高性能浮点信号处理。 目前,几乎所有基于FPGA 的信号处理都使用定点运算来实现。 本白皮书介绍FPGA 浮点 技术现在不仅实用,而且,在一片FPGA 上实现了每秒一兆浮点运算(teraFLOPS)。 采用 28-nm FPGA 实现 TeraFLOPS WP-01142-1.0 白皮书 近年来随着技术的进步,首次能够通过使用 FPGA 轻松实现高性能浮点信号处理。 目 前,几乎所有基于 FPGA 的信号处理都使用定点运算来实现。 本白皮书介绍 FPGA 浮点 技术现在不仅实用,而且,在一片 FPGA 上实现了每秒一兆浮点运算 (teraFLOPS)。 引言 Altera 28-nm Stratix V FPGA 系列实现了性能远远优于以前的定点和浮点数字信号 处理 (DSP) 功能。 FPGA 一个关键特性是 Altera 新的精度可调 DSP 体系结构,高效的 支持定点和浮点实现。 但是,仅有 FPGA 资源和体系结构是不够的。 Verilog 和 VHDL 基本上还不足以支持浮 点表征,目前也没有综合工具来支持浮点运算。 此外,用于浮点处理器……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书