tag 标签: mega

相关资源
  • 所需E币: 5
    时间: 2024-3-4 21:33
    大小: 488.77KB
    上传者: LEON_tech
    大家好,我是:村长LEON,一位每天撸猫的新能源开发人员。今天和大家分享的是:理想Mega极致造型和最低风阻的产品开发逻辑分析。更多内容请关注:新能源EVCAR。 摘要:Mega通过极致造型和风阻系数设计(0.215),对比极氪009造型的风阻系数0.27,Mega节省了32kg~92kg的电池包重量、节约了4688RMB~13590RMB的电池成本。
  • 所需E币: 1
    时间: 2020-12-26 23:51
    大小: 14.82KB
    上传者: zendy_731593397
    mega的熔丝位设置
  • 所需E币: 0
    时间: 2020-9-18 22:27
    大小: 62.93KB
    上传者: LGWU1995
    mega的熔丝位设置
  • 所需E币: 4
    时间: 2019-12-28 19:22
    大小: 236.22KB
    上传者: 238112554_qq
    本应用笔记提供详细双极晶体管和肖特基整流器领域的最新产品信息,这使设计师能够节省成本和提高电子电路性能。AN10393BISStransistorsandMEGASchottkyrectifiers-improvedtechnologiesfordiscretesemiconductorsRev.01.00―01September2005ApplicationnoteDocumentinformationInfoContentKeywordsBISStransistor,MEGASchottkyrectifier,DC/DCconverter,Loadswitch,Blockingdiode,Mediumpower,PBSS4240V,PBSS4350T,PBSS4320T,PMEG2010AEJ,PMEG1020EJ,PMEG6010AED,SOD323F,SOT666AbstractThisapplicationnoteprovidesdetailedinformationonrecentproductdevelopmentsintheareaofbipolartransistorsandSchottkyrectifierswhichenablethedesignertosavecostandtoimprovetheperformance……
  • 所需E币: 4
    时间: 2019-12-24 23:12
    大小: 1.98MB
    上传者: 978461154_qq
    Altera®PCIExpress-DDR3SDRAM参考设计在AlteraPCIExpressMegaCore®模块和64位、512MByteDDR3SDRAM内存之间提供了一个接口样例。Altera提供此参考设计旨在展示PCIExpressMegaCore模块和DDR3SDRAM高性能控制器MegaCore模块之间的互操作性。该参考设计具有以下特点:支持PCIExpress(PCIe)endpoint到PCIerootcomplexDMA读写处理使用PCIExpress硬IPMegaCore模块使用DDR3SDRAM高性能控制器MegaCore模块使用具有内置收发器的Stratix®IVGX器件本文档包含小列内容:参考设计概述参考设计的使用AN431:PCIExpress-DDR3SDRAM参考设计July2009AN-431-1.1引言AlteraPCIExpress-DDR3SDRAM参考设计在AlteraPCIExpressMegaCore模块和64位、512MByteDDR3SDRAM内存之间提供了一个接口样例。Altera提供此参考设计旨在展示PCIExpressMegaCore模块和DDR3SDRAM高性能控制器MegaCore模块之间的互操作性。该参考设计具有以下特点:支持PCIExpress(PCIe)endpoint到PCIerootcomplexDMA读写处理使用PCIExpress硬IPMegaCore模块使用DDR3SDRAM高性能控制器MegaCore模块使用具有内置收发器的StratixIVGX器件本文档包含小列内容:参考设计概述参考设计的使用参考设计概述本参考设计使用参考设计接口电路将AlteraPCIExpressMegaCore模块连接至DDR3SDRAM内存。该设计运行于Altera的StratixIVGXFPGA开发套件中包含的PCIExpress开发板。Altera还提供了软件驱动、编……
  • 所需E币: 4
    时间: 2019-12-24 23:13
    大小: 1.34MB
    上传者: givh79_163.com
    本应用手册将介绍在Arria®IIGXFPGA硬件中实现专用PCIExpress逻辑模块,内容包括:ArriaIIGX器件中PCIExpressMegaCore®的硬核IP实现DDR2SDRAM高性能控制器PCIExpress协议利用Quartus®II软件实现PCIExpressMegaCore利用ModelSim®软件验证多IP模块PCIExpress是一种点对点高速串行I/O接口,其为元件提供了极高效率的通信能力。该设计符合《PCIExpress基本规范(2.0修订版)》。本设计在如下器件之间提供了一种接口样例:使用PCIExpress协议驱动ArriaIIGXFPGA指令的器件(RootComplex)ArriaIIGXFPGA(endpoint)外部DDR2SDRAM存储器Altera®PCIExpress-DDR2参考设计是连接AlteraPCIExpressMegaCore模块典型用户应用的一个例子。AN575:PCIExpress-DDR2SDRAM参考设计引言本应用手册将介绍在ArriaIIGXFPGA硬件中实现专用PCIExpress逻辑模块,内容包括:ArriaIIGX器件中PCIExpressMegaCore的硬核IP实现DDR2SDRAM高性能控制器PCIExpress协议利用QuartusII软件实现PCIExpressMegaCore利用ModelSim软件验证多IP模块PCIExpress是一种点对点高速串行I/O接口,其为元件提供了极高效率的通信能力。该设计符合《PCIExpress基本规范(2.0修订版)》。本设计在如下器件之间提供了一种接口样例:使用PCIExpress协议驱动ArriaIIGXFPGA指令的器件(RootComplex)ArriaIIGXFPGA(endpoint)外部DDR2SDRAM存储器AlteraPCIExpress-DDR2参考设计是连接AlteraPCIExpressMegaCore模块典型用户应用的一个例子。概述在本设计中,一个RootComplex与FPGAEndpoint相连接。FPGAEndpoint连接外部DDR2SDRAM(请参见图1)。图1、RootComplex、FPGAEndpoint和外部DDR2SDRAM2009AlteraC……