PCI Express-DDR2 SDRAM参考设计
时间:2019-12-24
大小:1.34MB
阅读数:273
查看他发布的资源
资料介绍
本应用手册将介绍在Arria® II GX FPGA 硬件中实现专用PCI Express 逻辑模块,内容包括:
Arria II GX 器件中 PCI Express MegaCore® 的硬核IP 实现
DDR2 SDRAM 高性能控制器
PCI Express 协议
利用 Quartus® II 软件实现 PCI Express MegaCore
利用 ModelSim® 软件验证多IP 模块
PCI Express 是一种点对点高速串行I/O 接口,其为元件提供了极高效率的通信能力。该设计符合《PCI Express 基本规范(2.0 修订版)》。
本设计在如下器件之间提供了一种接口样例:
使用 PCI Express 协议驱动Arria II GX FPGA 指令的器件(Root Complex)
Arria II GX FPGA (endpoint)
外部 DDR2 SDRAM 存储器
Altera® PCI Express-DDR2 参考设计是连接Altera PCI Express MegaCore 模块典型用户应用的一个例子。 AN 575: PCI Express-DDR2 SDRAM
参考设计
引言
本应用手册将介绍在 Arria II GX FPGA 硬件中实现专用 PCI Express 逻辑模块,内容包括:
Arria II GX 器件中 PCI Express MegaCore 的硬核 IP 实现
DDR2 SDRAM 高性能控制器
PCI Express 协议
利用 Quartus II 软件实现 PCI Express MegaCore
利用 ModelSim 软件验证多 IP 模块
PCI Express 是一种点对点高速串行 I/O 接口,其为元件提供了极高效率的通信能力。该设计符合
《PCI Express 基本规范(2.0 修订版)》。
本设计在如下器件之间提供了一种接口样例:
使用 PCI Express 协议驱动 Arria II GX FPGA 指令的器件(Root Complex)
Arria II GX FPGA (endpoint)
外部 DDR2 SDRAM 存储器
Altera PCI Express-DDR2 参考设计是连接 Altera PCI Express MegaCore 模块典型用户应用的一个
例子。
概述
在本设计中,一个 Root Complex 与 FPGA Endpoint 相连接。FPGA Endpoint 连接外部 DDR2 SDRAM
(请参见图 1)。
图 1、Root Complex、FPGA Endpoint 和外部 DDR2 SDRAM
2009 Altera C……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或
联系我们 删除。