tag 标签: altera公司

相关资源
  • 所需E币: 5
    时间: 2019-12-26 00:23
    大小: 16.56MB
    上传者: 238112554_qq
    Altera公司用FPGA做DSP算法的工具……
  • 所需E币: 5
    时间: 2019-12-25 21:11
    大小: 58KB
    上传者: 微风DS
    Altera公司的NiosII软核处理器具有完全可定制特性、高性能、较低的产品和实施成本、易用性、适应性以及不会过时等优势。使用NiosII处理器,将不会局限于预先制造的处理器技术,而是根据用户的标准定制处理器,按照需要选择合适的外设、存储器和接口。此外,还可以轻松集成用户专有的功能,使设计具有独特的竞争优势。……
  • 所需E币: 4
    时间: 2019-12-25 21:09
    大小: 96.5KB
    上传者: quw431979_163.com
    介绍基于Altera公司SoPC的汽车安全监控系统,利用嵌入在FPGA中的Nios处理器软核CPU,配合GPS和GSM系统,对汽车的停放和运行状态进行监测和控制。文中详细介绍系统的硬件组成,并给出对GPS和GSM的C语言管理程序。……
  • 所需E币: 3
    时间: 2019-12-28 21:38
    大小: 338.52KB
    上传者: 238112554_qq
    针对Stratix系列FPGA系统电源需求情况,给出了一套基于Intersil高效三输出同步补偿稳定器的"单片"电源解决方案.根据实验数据分析与验证,该方案具有较强的可行性,且在功耗、效率及稳定性等方面都优于传统的"多片"电源方案SfrafI∥FPGA电源方案设计与验证木周毅,王绍雷,赵进创(广西大学计算机与电子信息学院,广西南宁530004)摘要:针对Stratix系列FPGA系统电源需求情况,给出了一套基于Intersil高效三输出同步补偿稳定器的“单片”电源解决方案。根据实验数据分析与验证,该方案具有较强的可行性,且在功耗、效率及稳定性等方面都优于传统的“多片”电源方案。关键词:FPGA同步补偿异相PWM软启动S雠mx系列FPGA是A1tera公司推出的面向高带宽支持多种单端和差分I,O标准,如LⅥT11.、LvCMOS、系统的可编程逻辑器件。Stratix器件具备强大的内核性SSlm、HSTL、LVDS、LvPECL、PCML等,能够实现在不同能、存储能力以及灵活的设计架构,从而为日益复杂的接口电平和协议下的高速数据传输。根据所选择的I/O系统设计争取了更短的设计周期和更快的上市时间。标准,yo∞可以设定为1.5V、1.8V、2.5V或3.3V…。I/0St枷x器件支持多种I/O标准和高速接口,提供了完善标准可按照FPGA中的块区(BANK)独立设置,因此对的时钟管理功能,有多达12个嵌入式锁相环(PIJL)和40于单一的FPGA可能会存在多个I,O电压……
  • 所需E币: 5
    时间: 2019-12-25 15:35
    大小: 469.26KB
    上传者: 16245458_qq.com
    针对计算机视频信息泄漏机理进行了分析,提出了一种新型的基于像素的视频信息并行传输方式,设计了基于FPGA的计算机防视频信息泄漏软硬件系统,运用QuartusⅡ软件对系统程序进行了综合及仿真,并给出了仿真结果.基于FPGA的计算机防视频信息泄漏系统设计章云,贾建援,邵敏(西安电子科技大学机电工程学院,踺西西安7l0071)拦:针对计算机视频信息泄漏机理进行了分析,提出了一种新型的基于像素的视频信息并行摘持输方式,设计了基于FPGA的计算机防视叛信息泄漏软硬件乐烧,运用Qu碰usIl软停对乐统程序进行了综合及仿真,并给出了仿真结果。关键词:信息泄漏像素并行传输FPGA计算机视频通路驱动电流大,暴露空问多,能通过电缆上某一时刻的数据为全“1”或全“O”,即并行电缆辐射、传导敷耦合的方式向周围空间辐射其自身正在处中各信号线具有相同的波形,也就不需对各信号线分别理的信息。普通计算桃显示终端所辐射的带有有效信息接收,此鞋视频电缆类嗽于串行传输方式,有效信息就的电磁渡,在lOoo米以外还能够接收和复现“】。研究表很容易被窃取。明:计算机视频系统的主要电磁泄漏源是显示器和视频1.2基于像素的并行传输方式电缆f21。为了有效地减少视频信号被截获的可熊性,在视频假如箍示终端为数字徽镜DMD(Di神dM……
  • 所需E币: 3
    时间: 2019-12-25 15:33
    大小: 372.55KB
    上传者: givh79_163.com
    从分析对比现有FFT实现技术的角度出发,选择采用基2/4/8的单步延迟FFT结构、16位的定点Q15数据表示格式,完成了一种FFT处理器的设计.通过三个选择器实现了变长度设计,同时还进行了乘法单元的优化,用Altera公司的StratixⅡ系列FPGA综合验证了其功能.最终基于Charter标准单元库的0.35μmCMOS工艺进行了实现,采用SynopsisDesignCompiler进行了综合,结果表明后仿真功能正确,在50MHz的工作频率下,完成2048、1024、512点FFT分别仅需40.94μs、20.46μs和10.22μs,达到了高速设计的目的.一种基才DAB正交频分复用系统的变长度高速FFT处理器的硬件设计宋连国,余宁梅,王定(西安理工大学电子工程系,陕西西安710048)摘要:从分析对比现有FFT实现技术的角度出发,选择采用基2/4/8的单步延迟FFT结构、16位的定点Q15数据表示格式,完成了一种FFT处理器的设计。通过三个选择器实现了变长度设计,同时还进行了乘法单元的优化,用Altera公司的StratixⅡ系列FPGA综合验证了其功能。最终基于Charter标准单元库的0.35肛mCMOS工艺进行了实现,采用SynopsisDesignCompiler进行了综合,结果表明后仿真功能正确,在50MHz的工作频率下,完成2048、1024、512点F兀:分别仅需40.94斗s、20.46斗s和10.22斗s,达到了高速设计的目的。关键词:OFDMFFT并行结构基2/4/8数字音频广播(DAB)是近几年发展起来的继调频运算的特点,而且多采用流水线结构。碟形单元式FFT调幅之后的新一代广播体制。DAB可以提供更优质的结构如图1所示。它的优点是控制和设计都简单。但这语音质量、更新的数据业务以及更高的频谱效率,它提种结构的设计随着科技的发展其实用价值小于研究的供的语音质量可以与CD……
  • 所需E币: 4
    时间: 2019-12-25 15:34
    大小: 326.22KB
    上传者: 978461154_qq
    介绍了以ARM+DSP体系结构为基础的FPGA实现.在其上验证应用算法,实现了由ARM负责对整个程序的控制,由DSP负责对整个程序的计算,最大程度地同时发挥了ARM和DSP的各自优势.一种A心+DSP协作架构的FPGA验证实现张晖,谢凯年(上海交通大学微电子学院,上海200240)摘要:介绍了以ARM+DsP体系结构为基础的FPGA实现。在其上验证应用算法,实现了由ARM负责对整个程序的控制,由DsP负责对整个程序的计算,最大程度地同时发挥了ARM和DSP的各自优势。关键词:ARMDSPFPGAARM通用CPU及其开发平台,是近年来较为流行率能够达到200MHz。EPxAl的高度集成化,不仅大大加的开发平台之一,而由ARM+DSP的双核体系结构,更快了ARM与片内各种资源的通讯速度,而且减小了硬有其独特的功能特点:由ARM完成整个体系的控制和件电路的复杂性、体积和功耗,真正实现了SOPC【11。流程操作,由DsP完成具体的算法和计算处理。这样,1.2FPGA硬件平台及其特点不但可以充分地发挥ARM方便的控制优势,同时又能对于一个具体项目,FPGA芯片的选取要根据实际最大限度地发挥DSP的计算功能。这在业界已逐渐成需求和特点来具体考虑。一般应从逻辑资源需……
  • 所需E币: 3
    时间: 2019-12-25 15:27
    大小: 213.01KB
    上传者: 978461154_qq
    介绍了一种基于FPGA的新型绝对式编码器.利用FPGA和硬件描述语言,采用自顶向下的设计方法,实现了辨向模块、串/并转换模块、查表译码模块以及NiosⅡ软核CPU等功能模块的设计,以及绝对位置的准确测量.该编码器具有结构紧凑、集成度高的优点,以适应工程上对绝对式编码器小型化的要求.基于FPGA的新型绝对式编码器母邱成,薛寒光,朱衡君(北京交通大学机械与电子控制工程学院,北京100044)摘要:介绍了一种基于FPGA的新型绝对式编码器。利用FPGA和硬件描述语言,采用自顶向下的设计方法,实现了辨向模块、串/并转换模块、查表译码模块以及NiosⅡ软核CPU等功能模块的设计,以及绝对位置的准确测量。该编码器具有结构紧凑、集成度高的优点,以适应工程上对绝对式编码器小型化的要求。关键词:绝对式编码器FPGA硬件描述语言的迅融合已被器人器将转速输出理技实现方式的不同,编码器可分为增量式和绝对式两类。传统图1绝对式编码器系统结构图绝对式编码器如果要反映Z精度,其码盘上至少要有n个编码位置的透光窗口组成;在同步码道上设置两个光道码道,每道对应于一个读码元件。这种结构比较复杂,敏元件,其中一路作为同步信号触发编码码道上的光敏制作困难,码盘径向尺寸较大,难以实现小型化、集成……
  • 所需E币: 5
    时间: 2020-1-3 18:24
    大小: 314.45KB
    上传者: 2iot
    采用OV2610的CMOS图像传感器和26K色的TFT液晶屏,在SOPC上集成了OV2610、TFT液晶控制器和DMA控制器,实现了图像数据流的采集和显示.基孑NiosⅡ硇图像采集和显示昀实坝罗钧1,吴克松1,廖红华1’2(1.重庆大学光电技术及系统国家教育部重点实验室,重庆400030;2.湖北民族学院信息工程学院,湖北恩施445000)摘要:采用OV2610的CMOS图像传感器和26K色的T胛液晶屏,在SOPC上集成了OV2610、TFT液晶控制器和DMA控制器,实现了图像数据流的采集和显示。关键词:DMAAvalon数据流模式SDRAM随着大规模集成电路设计技术的进步、制造工艺水2硬件设计平的提高以及单个芯片上的逻辑门数的增加,嵌入式系2.1系统的硬件电路图统设计变得日益复杂。把整个系统集成到一个芯片上,系统电路图如图1所示。即片上系统SoC(SystemonChip)技术是当前嵌入式系统0V2610EPlC6Q240C87rTT液晶接口设计的一个研究热点。在Altera公司提供的soPC平台上设计的基于FPGA的SoC系统,具有开发周期短、成本低和可重构等多种优点。……
  • 所需E币: 5
    时间: 2020-1-3 18:24
    大小: 276.57KB
    上传者: 238112554_qq
    介绍了一种高斯一拉普拉斯(LOG)算子在FPGA中的实现方案,并通过对一幅bmp图像的处理,论证了在FPGA中实现的LOG算子的图像增强效果.LOG簧子在FPGA由硇实项祁艳杰1・2(1.电子科技大学电子工程学院。四川成都610054;2.太愿辩技大学电子工程学院,山西太原03∞24)摘要:介绍了一种高斯一拉普拉斯(LoG)算子在FPGA中的实现方案,并通过对一幅bmp图像的处理,论证了在FPGA中实现的硝G葬予的图像增强效装。关键词:高斯~拉普拉斯(LoG)FPGAVerilog莲像增强处理的臣的是改善源瑶像的“视觉效果”i12{1(包括人和机器“视觉”),针对给定图像的应用场合,有高斯算子可以用3×3的模板古}242|来赛目的地强调图像的整体或局部特……
  • 所需E币: 3
    时间: 2020-1-4 23:46
    大小: 1.34MB
    上传者: rdg1993
    Altera公司的Avalon总线规范参考手册……
  • 所需E币: 4
    时间: 2020-1-4 12:53
    大小: 274.66KB
    上传者: 16245458_qq.com
    设计了一个基于DAC5687的宽带数字中频系统,并针对数字中频系统的特点和要求给出了DAC5687在本系统中的参数设计和使用方法.基于DAC5687的宽带数字中频系统设计潘琦,张福洪,李骏(杭州电子科技大学,浙江杭州310018)摘要:设计了一个基于DAC5687的宽带数字中频系统,并针对数字中频系统的特点和要求给出了DAC5687在本系统中的参数设计和使用方法。关键词:宽带数字中频数字上变频DAC5687DAC5687是美国r11公司推出的一款高速、高性能、能强大、灵活的优势,处理数字化的模拟信号,减少模拟双通道16位的D,A转换芯片,其最高采样速率可达环节;同时,为了减轻DSP的处理压力,数字中频还起500MSPS。DAC5687专用于3G基站信道传输、3G直放到采样速率变换的作用。系统先利用A/D带通采样将站、数字卫星等对功耗、价格、体积要求比较严格的通信输入信号变成低中频信号,经FPGA滤波处理后,再通系统中。其内部基本结构如图1所示,主要有6个信号过DAC5687实现上变频和D/A转换,整体系统硬件电处理模块:固定插值滤波器FIRl、FIR2、FIR3和带有32路如图2所示。本文采用WCDMA测试模式1frestmod-位数控振荡器的精混频器、正交调制校正模块和粗混频e11)作为输入测试信号,码片速率为3.84Mchip,s,单信道带器。DAC5687可以通过微控制器进行灵活的配置,是一……