tag 标签: max+plusⅡ

相关资源
  • 所需E币: 3
    时间: 2019-12-25 16:33
    大小: 1.13MB
    上传者: wsu_w_hotmail.com
    菜鸟从这里开始由网友zhao3367提供,在此深表感谢!Welcomevisitusat:www.eepw.com.cn第4章常用EDA工具软件操作指南本章提要:本章阐述了AlteraMAX+plusⅡ,XilinxISESeries、LatticeispDesignEXPERT等常用的主流EDA工具软件的基本使用方法,包括软件的安装,原理图、VHDL等输入方式的设计操作的步骤与方法。学习要求:在对三个软件作简单介绍的基础上,概括地讲述三个主流厂家LATTICE、ALTERA、XILINX公司的设计开发软件中的一个的使用,并要求学生通过实验和上机熟悉地掌握其中一个软件的使用。对其余的两个软件至少有个基本的了解。关键词:MAX+plusⅡ,ISESeries、ispDesignEXPERT4.1AlteraMAX+plusⅡ操作指南4.1.1MAX+plusⅡ10.2的安装4.1.2MAX+plusⅡ开发系统设计入门4.2XilinxISESeries的使用4.2.1ISE的安装4.2.2ISE工程设计流程4.2.3VHDL设计操作指南4.2.4ISE综合使用实例4.3LatticeispDesignEXPERT的使用4.3.1ispDesignEXPERT的安装4.3.2原理图输入方式设计操作4.3.3VHD……
  • 所需E币: 3
    时间: 2019-12-25 15:35
    大小: 246.56KB
    上传者: 238112554_qq
    一种通用的基于CPLD的片内振荡器的设计方法,其振荡频率能在一定范围内调整.本设计使基于CPLD的片上系统设计无需外部时钟源,加大了系统的集成度并降低了设计成本.基于CPLD的片内振荡器设计时伟1,王福源1,路铃2(1.郑州大学信息工程学院,河南郑州450052;2.郑州航空工业管理学院计算机科学与应用系,河南郑州450015)摘要:一种通用的基于CPLD的片内振荡器的设计方法,其振荡频率能在一定范围内调整。本设计使基于CPLD的片上系统设计无需外部时钟源,加大了系统的集成度并降低了设计成本。关键词:片内振荡器复杂可编程逻辑器件片上系统在绝大部分数字系统设计中,时钟是不可或缺的部移植,使一些基于CPLD的片上系统(SoC)设计无需使分,通常采用外接有源或者无源振荡器来提供时钟信号。用外部时钟信号源,从而降低设计成本和难度,增加外接时钟的优点是性能稳定,设计简便;缺点是会增加电系统集成度。通过在Altera公司的MAx7000系列路板面积,而且高频设计时对电路板布线和加工的要求比EMP7128LC84―15芯片上的实验说明实现的方法。实验较严格,可能增加系统成本和设计难度。基于可编程逻辑实现的频率范围在8MHz一62MHz。……
  • 所需E币: 4
    时间: 2020-1-4 12:45
    大小: 37.9KB
    上传者: wsu_w_hotmail.com
    基于MAX+PLUSⅡCPLD的数字电路设计……