资料
  • 资料
  • 专题
基于CPLD的片内振荡器设计
推荐星级:
时间:2019-12-25
大小:246.56KB
阅读数:287
上传用户:238112554_qq
查看他发布的资源
下载次数
0
所需E币
3
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
一种通用的基于CPLD的片内振荡器的设计方法,其振荡频率能在一定范围内调整.本设计使基于CPLD的片上系统设计无需外部时钟源,加大了系统的集成度并降低了设计成本. 基于CPLD的片内振荡器设计 时伟1,王福源1,路铃2 (1.郑州大学信息工程学院,河南郑州450052; 2.郑州航空工业管理学院计算机科学与应用系,河南郑州450015) 摘要:一种通用的基于CPLD的片内振荡器的设计方法,其振荡频率能在一定范围内调整。本设 计使基于CPLD的片上系统设计无需外部时钟源,加大了系统的集成度并降低了设计成本。 关键词:片内振荡器复杂可编程逻辑器件片上系统 在绝大部分数字系统设计中,时钟是不可或缺的部 移植,使一些基于CPLD的片上系统(SoC)设计无需使 分,通常采用外接有源或者无源振荡器来提供时钟信号。 用外部时钟信号源,从而降低设计成本和难度,增加 外接时钟的优点是性能稳定,设计简便;缺点是会增加电 系统集成度。通过在Altera公司的MAx7000系列 路板面积,而且高频设计时对电路板布线和加工的要求比 EMP7128LC84―15芯片上的实验说明实现的方法。实验 较严格,可能增加系统成本和设计难度。基于可编程逻辑 实现的频率范围在8MHz一62MHz。……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书