原创 FIFO的使用注意

2011-7-24 22:58 1210 0 分类: FPGA/CPLD

一个最简单的FIFO如下图:

20110724225822001.jpg

左图包括数据输入data[7:0],输出q[7:0],写请求wrreq,读请求rdreq,时钟clockFIFO满标志位full,有的还有FIFO空标志位empty,其时序图如下:

 

 

 

20110724225822002.jpg

需要注意的是写请求wrreq必须配合数据输入data,只有在有数据输入时才能把wrreq拉高,否则会在时钟clock的作用下吧无效的数据输入到FIFO

FIFO满时,full=1,此时一旦有一个数据被读出,FIFO里面数据就少了一个,full马上变为0

20110724225822003.jpg

   

counter第一次计到FF时,因为计到1就是有1个计到FF就是255个,所以计到FF再返回0才是256个计数,然后当计到256个计数时data_out自加1后变为1有了数据就马上把写请求wr_req1,在CLK的作用下数据就会被写入到FIFO

20110724225822004.gif

    上图是FIFO计满后的状态变化。
PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
我要评论
0
0
关闭 站长推荐上一条 /3 下一条