原创 Virtex配置芯片PROm的Vcco和Vccj的使用

2007-12-26 11:39 4169 5 5 分类: FPGA/CPLD

PROMVCCOVCCj的区别:<?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" />


<?xml:namespace prefix = v ns = "urn:schemas-microsoft-com:vml" />


对于Virtex系列的FPGA  在那个有配置管脚的BANKVCCO的管脚被要求连在3.3V  这样做的目的是为了和PROM对应PROmIO管脚是可以忍受3.3V


这就允许3VCMOS信号直接连接到输入管脚而没有损坏。


核心电压VCCINT  JTAG电压VCCJ  输出电压VCCO3VCMOS信号能够以任何的顺序提供




FPGAJTAG接口是由VCCAUX提供的  因此PROMVCCJ输入必须是3.3V  在一些场合 一个buffer是需要的 比如JTAG链有超过3个的器件 这样做是为了保证信号的完整性。


 


 


 


 


 


 


Spartan开发板的一个原理图,他的VCCJVCCO是直接连在一起的,



另外一个开发板sPartan系列的用到PROM配置,如下,管脚也是直接连在一起的,所以这是没有问题的。

文章评论0条评论)

登录后参与讨论
我要评论
0
5
关闭 站长推荐上一条 /2 下一条