原创 CPLD在DSP系统中的应用设计(一)

2009-9-21 16:42 970 3 3 分类: FPGA/CPLD
CPLD在DSP系统中的应用设计(一)
作者:    时间:2007-05-06    来源: 
 
      

摘要:以altera公司max700旧系列为代表,介绍了cplddsp系统中的应用实例。该方案具有一定的普遍适用性。


关键词:reset boot hpi cpld的延时 时序



dsp的速度较快,要求译码的速度也必须较快。利用小规模逻辑器件译码的方式已不能满足dsp系统的要求。同时,dsp系统中经常需要外部快速部件的配合,这些部件往往是专门的电路,可由可编程器件实现。cpld的时序严格、速度较快、可编程性好,非常适合于实现译码和专门电路。本文以max7000系列为例,具体介绍其在以ti公司的tms320c6202为平台的网络摄像机系统中的应用。


1 cpld在dsp系统中的功能介绍


1.1 dsp系统简介
本文所论述的编码器系统是基于dsp的mpeg-4压缩编码器的,主要由前端视频采集、数据预处理以及mpeg-4视频压缩编码三部分组成。基于dsp的mpeg-4编解码器由于其所选用的dsp运算能力强、编程灵活,且实现不同的图像编码算法时只需对dsp内部的程序进行改写便可实现诸如mpeg、h.263等多种图像编码,因而具有良好的应用情景。cpld芯片对整个编码器起着逻辑控制作用。


1.2 cpld在系统中的功能要求
1.2.1 产生复位信号
系统上电时,cpld产生复位信号,使整个系统中的fpga和dsp模块复位,进入初始状态;系统上电后,数据采集模块自动启动。
系统内共使用三种电源:5v、3.3v、1.8v。其中,5v电源由供电电源接人,3. 3v、1.8v电源由tps56300(ti产品)提供。采用tps3307(ti产品)为系统提供电源管理,该芯片可同时管理三种电源。当监测到电源电压低于一定值时,产生复位信号。tps3307在其自身电源电压大于1v的情况下即可以输出复位信号。


show_label.gif标签:  cpld  dsp  boot模式


PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
EE直播间
更多
我要评论
0
3
关闭 站长推荐上一条 /3 下一条