原创 第一个Xilinx开发板Virtex-II pro上的fpga例程

2011-3-27 13:34 2816 3 3 分类: FPGA/CPLD

参考链接:

http://www.eefocus.com/article/10-03/94417s.html;按照这个教程完成

http://blog.xdnice.com/space-6-do-blog-id-55562.html;采用这里的源程序

ISE集成开发环境采用的是8.2版本。

按照链接1其中的教程进行工程创建,其中项目属性按照下图选择

aa23ad32-2339-4d05-84aa-b940c5650bc3.jpg

属性选择

按照教程做到第2步,第3步是仿真,这里直接跳了过去~~直接到了第4步-约束设计

按照第4步进行,到管脚约束设置的时候按下图进行配置,

d76057fb-13b8-45d3-8d41-d2632e447454.jpg

程序下载选择的是JTAG下载方式,

在impact界面得到的结果如下图:

1eac4222-f257-4176-8b81-13e53ec5cfb1.jpg

然后依然按照连接中教程所述,就实现了LED的点亮。

其中参考的源程序修改后如下:

module led(led1, led2, clk);
     input clk;
    output led1;
     output led2;
     reg [23:0] cnt;
always @(posedge clk) cnt<=cnt+1;
wire [3:0] PWM_input = cnt[23] ? cnt[22:19] : ~cnt[22:19];
reg [4:0] PWM;
always @(posedge clk) PWM <= PWM[3:0]+PWM_input;
assign led1 = PWM[4];
assign led2 = PWM[4];

endmodule

主窗口界面有警告,被我忽略了。。。

还是贴上警告如下:

fc7d0a58-cf70-40f5-8d3d-e3871265f4a0.jpg



文章评论0条评论)

登录后参与讨论
我要评论
0
3
关闭 站长推荐上一条 /2 下一条