原创 FPGA与ASIC优势比较

2010-4-23 16:12 4065 5 6 分类: FPGA/CPLD

      ASIC相对于FPGA的优势:(1) 功耗更低:ASIC由于其门控时钟结构和异步电路设计方式,功耗非常低。这点对于一些简单设计并不明显,但是对于大规模器件和复杂设计就变得十分重要。目前有些网络处理器ASIC的功耗在数十瓦以上,如果用超大规模FPGA完成这类设计,其功耗将不可思议。(2) 能完成高速设计:ASIC适用的设计频率范围比FPGA广泛得多。目前FPGA宣称的最快频率不过500MHz,而对于大规模器件,资源利用率高一些的设计想达到250MHZ都是非常困难的,而很多数字ASIC的工作频率在10GHz以上。(3) 设计密度大:由于FPGA的底层硬件结构一致,在实现用户设计时会有大量单元不能充分利用,所以FPGA的设计效率并不高。与ASIC相比,FPGA的等效系统门和ASIC门的设计效率比约为110


ASICFPGA相比的这3个显著优势将传统FPGA排除在很多高速、复杂、高功耗设计领域之外。


FPGAASIC相比的优势:(1) FPGAASIC设计周期短。FPGA的设计流程比ASIC简化很多,而且FPGA可以重复开发,其设计与调试周期比传统ASIC设计显著缩短。(2) FPGAASIC开发成本低:ASICNRE费用非常高,而且一旦NRE失败,必须耗巨资重新设计。加之ASIC开发周期长,人力成本激增,所以FPGA的开发成本与ASIC相比不可同日而语。(3) FPGAASIC设计灵活:因为FPGA易于修改,可重复编程,所以FPGA更适用于不断演进的标准。


如何能使FPGAASIC两者扬长避短、互相融合呢?解决方法有两种思路:一是在FPGA中内嵌ASIC模块,以完成高速、大功耗、复杂的设计部分,而对于其它低速、低功耗、相对简单的电路则由传统的FPGA逻辑资源完成,这种思路体现了FPGAASIC的融合;另一种思路是在ASIC中集成部分可编程的灵活配置资源,或者继承成熟的FPGA设计,将之转换成ASIC,这种思路是ASICFPGA的融合,被称为结构化ASIC

文章评论1条评论)

登录后参与讨论

用户322029 2010-9-27 17:02

很好,谢谢了
相关推荐阅读
gujunyi1_407560534 2011-03-22 16:43
NP0,X5R,X7R,Y5V释义及其用途
这个是按美国电工协会(EIA)标准,根据不同介质材料而分类。这类参数描述了电容采用的电介质材料类别,温度特性以及误差等参数,不同的值也对应着一定的电容容量的范围。具体来说,就是:X7R常用于容量为33...
gujunyi1_407560534 2011-03-22 16:29
转贴:电容的选型
从电子产品的设计到采购来看,无源元件只是一个配角,其在整个电子产品中所占的物料成本仅约一成,但电子产品中的无源元件数量却是最多的。以电容为例,从2G发展到3G,仅一部手机中的MLCC数量就从平均165...
gujunyi1_407560534 2011-01-28 12:34
手把手将你用PADS Layout 2007.2生成Gerber文件
        本文主要讲述如何利用PADS 2007.2 Layout生成Gerber文件,由于内容较多,所以不再一一列出,这里仅贴出里面第一页的内容,总共14页。需要的博友们可以下载后观看,如有问...
gujunyi1_407560534 2011-01-12 16:10
DxDesigner的两个使用技巧-你一定用得着,而且很有帮助
...
gujunyi1_407560534 2010-11-22 13:47
VCC、VDD、VEE、VSS释疑汇总
在电子电路中,常可以看到VCC、VDD和VSS三种不同的符号,它们有什么区别呢?1、解释VCC:C=Circuit 表示电路的意思,即接入电路的电压;VDD:D=Device 表示器件的意思,即器件内...
gujunyi1_407560534 2010-11-17 12:23
晶体振荡器专题介绍
1、晶振的作用       晶振是晶体振荡器的简称,分为有源晶振和无源晶振两种,有源晶振无需外接匹配电容,只要加电即可输出一定频率的周期波形,所以有源晶振一般是四个引脚;无源晶振严格来说不能叫晶振,只...
我要评论
1
5
关闭 站长推荐上一条 /2 下一条