经过忙碌的一天,第二版的调频脉冲信号源调试成功。
但是调试过程中遇到了一些问题。
1.因为项目要求的信号源的调频脉冲很短,所以DDS的控制需要很高的数字信号来控制,才能完成快速的开关控制和扫频输出。采用一个FPGA的开发板来实现控制。因为开发板上的按键没有接专用的复位芯片,所以每次采用复位时,有的时候可以正常工作,但是有的时候需要按上几下才可以,我觉得主要是按键的抖动问题引起的。原来用单片机时,如果按键有抖动可以采用延时去都是,但是FPGA是并行的进程,延时似乎不能解决这个问题,这个目前正再思考怎样来处理。
2. 在调试过程,如果我突然把示波器的探头接在PCB的地上时,输出信号就会消失,然后复位一下就能正常工作了,即使测试的探头已经在电路版的地上。我觉得这个可能和设备的接地有关系,可能是实验室的设备之间共地不好造成的。
3. 目前,输出两路中有一路,是宽带输出,已经定做了滤波器。另一路输出是单频信号,我已经采用试验板调好了一个LC滤波器,但是调试起来非常的麻烦,即使在试验板上调试好,但是最后安装到真正板上还需调试,滤波器的性能还查强人意。前几天问了一家中发定做声表面滤波器的,价格100多一个。我原来用过声表滤波器,阻带截止特性很好,特别适合作窄带滤波,通带内的差损也不是很大。所以正考虑采用什么方法来作。
miaozengxue_503596631 2008-10-21 15:43
用户1006900 2008-10-16 13:53
用户1672396 2007-3-31 23:25
我前一段时间问了北京的几家公司,他们可以做到通带内3dB差损。我原来用过一个135M的直插的声表滤波器,差损将近20DB。
最后我设计还是采用自己搭LC滤波器,今天调试结果,通带差损2dB以内,几个主要的杂散频率点处的衰减大约50dB,由于本身的杂散比信号小20dB,最后可以达到-70dBC的杂散指标,就用了10个元件完成了,成本比较低。
用户411171 2007-3-31 11:58