基于FPGA的DDR SDRAM控制器在高速数据采集系统中的应用 |
作者:哈尔滨工业大学电气工程及自动化学院 门亮 王立欣 时间:2008-04-17 来源:电子产品世界 浏览评论 |
引言
DDR SDRAM是Double Data Rate SDRAM的缩写,即双倍速率同步动态随机存储器。DDR内存是在SDRAM内存基础上发展而来的,能够在时钟的上升沿和下降沿各传输一次数据,可以在与SDRAM相同的总线时钟频率下达到更高的数据传输率。
本设计中采用Altera公司Cyclone系列型号为EP1C6Q240C8的FPGA实现控制器,以Hynix公司生产的型号为HY5DU121622B(L)TP的DDR SDRAM为存储器,完成了对数据的高速大容量存储。
DDR SDRAM支持的常用命令有7种:空操作(NOP)、激活操作(Active)、突发读(Burst Read)、突发写(Burst Write)、自动刷新(Autorefresh)、预充电(Precharge)、模式寄存器配置(Mode Register Set)。所有的操作命令都是通过信号线RAS_N、CAS_N、WE_N共同控制来实现的。
在对DDR SDRAM进行存取数据操作之前,首先要对其初始化,即设置DDR SDRAM的普通模式寄存器和扩展模式寄存器,确定DDR SDRAM的工作方式,这些设置包括突发长度、突发类型、CAS潜伏期和工作模式以及扩展模式寄存器中的对DDR SDRAM内部延迟锁定回路(DLL)的使能与输出驱动能力的设置。
初始化完成之后,DDR SDRAM便进入正常的工作状态,此时便可对存储器进行读写和刷新。DDR SDRAM在一对差分时钟的控制下工作。命令(地址和控制信号)在每个时钟的上升沿被触发。随着数据DQ一起传送的还包括一个双向的数据选通信号DQS,接收方通过该信号来接收数据。DQS作为选通信号在读周期中由DDR SDRAM产生,在写周期中由存储器的控制器产生。该选通信号与数据相关,其作用类似于一个独立的时钟,并满足相应的时序要求。由于DDR SDRAM的数据接口在时钟的两个沿的触发下工作,其数据宽度是存储器数据宽度的一半。为实现数据的大容量存储,设计时采用的是一个控制核同时对两片DDR SDRAM进行操作,外接数据线的宽度由单片DDR SDRAM的16 位扩展到32位。
对DDR SDRAM的读和写操作是基于突发的,即从一个选定的地址单元开始,连续存取已设置长度的地址单元,该长度就是所谓的突发长度。DDR SDRAM提供的可编程的读或写的突发长度为2,4或8。数据的存取以一个激活命令(Active)开始,接着便是读(Burst Read)或写(Burst Write)命令。与激活命令一起被触发的地址位用来选择将要存取的区和页(或行),与读或写命令一起被触发的地址位用来选择突发存取的起始列单元。读命令被触发后,数据将在1.5~3个时钟周期之后出现在数据总线上。这个延迟就是所谓的CAS潜伏期(CAS latency),即从DDR SDRAM内核读出数据到数据出现在数据总线上所需要的时间。CAS潜伏期的大小与SDRAM的速度和存储器的时钟频率有关。当要存取一个不同行的地址单元时,需要通过一个预充电(Precharge)操作关闭当前行。自动刷新(Autorefresh)命令用来周期性地刷新DDR SDRAM,以保持其内部的数据不丢失。
DDR SDRAM控制器的功能包括:(1)初始化DDR SDRAM;(2)简化DDR SDRAM的读写时序;(3)将DDR SDRAM接口的双时钟沿数据转换为单时钟沿数据,使得对DDR SDRAM的操作类似于普通RAM;(4)控制器还要产生周期性的刷新命令来维持DDR SDRAM内的数据而不丢失。其控制转换图如图1所示。
在对DDR SDRAM初始化完成之后,就可进行读、写或其他操作。在执行读(写)命令之前,先要激活将要读(写)的行,之后便可对该行进行突发读(写)。在控制器的设计中,所有的读写命令都是不带预充电的,因此,某一行被激活之后将一直处于激活状态,直到用户发送突发终止命令,此时控制器将自动产生一个预充电命令来关闭当前行。这样,某一行被激活之后用户便可进行连续的突发读(写)操作,从而节省了每次突发读写所需要的激活时间,提高了系统的数据吞吐率。
通过对DDR SDRAM的读时序的分析,将整个读操作过程分解为7个状态,每一个状态都对应着不同的命令(CMD)值,DDR控制核通过对CMD的译码完成对DDR SDRAM的操作。从整体的控制过程来看,读操作流程如图2所示。其中实线表示的是读操作的控制流程,虚线表示的读操作的状态转换流程。控制流程的实现依赖于控制器内部状态转换产生的控制信号。实现各状态之间切换的控制信号主要有命令应答信号CMDACK,外部控制信号RDREQ以及程序内部的计数器Count_READ。当系统的主状态机进入到读数据状态时,控制信号CBE=“010”;控制器内部的状态机进入到读状态。读流程中另一个重要的信号为RDREQ,它是由控制器后端的缓存(FIFO)产生的,当缓存中数据容量低于设定值时,信号RDREQ被置高,读状态由PRE_NOP进入READA,发起一次读操作,完成8个数据的传送。程序内部的计数器Count_READ保证控制核在经过设定的CAS潜伏期后从数据总线上读取数据。
在对DDR SDRAM的写操作中,同样以状态机完成其时序控制,状态转换图如图3所示。
每发起一次写操作,DDR SDRAM存储8 个16位的数据,其中控制信号FULL由前端数据缓存(FIFO)产生,当前端缓存中存储的数据达到设定的深度时,FULL被置为高,控制核以100MHz的时钟从缓存中读取宽度为32位的数据,当缓存内部的读计数器计数到4时,FULL信号置低,控制器的读操作停止。读出的4个32位数据经过控制核内部的数据路径模块转换成DDR SDRAM接口的16位数据格式,在DDR控制接口模块产生的时序配合下以双倍速率完成一次突发写。
控制电路主状态机设计
主状态机用于控制整个数据采集系统的工作流程。各功能模块的配合,命令的发送,数据的采集、存储和传输都需要状态机来协调并严格控制时序关系。其状态转换图如图4所示。
控制器上电或复位时进入IDLE 状态,其中LA和LD分别为PCI局部总线的地址线和数据线,上位机的发送的命令通过PCI总线及接口芯片传送到PCI局部总线,其中地址线的变化将引起状态机内部的状态转换,状态转换的同时,相应的配置字将出现在数据线上。配置完参数之后,转态机进入等待数据状态(WAIT_DATA),当触发信号满足要求之后(TRG=‘1’),自动进入到保存数据状态(SAVE_DATA),在此状态下,控制程序开始进行数据采集。指定存储深度的数据采集完成后,主状态机自动进入等待读数据状态,在接受到地址线上的状态转换命令后,分别进入读取A通道和B通道数据的状态。数据读完之后,上位机发送命令使状态返回到IDLE状态。
系统的顶层文件DATA_SAMPLE的结构如图5所示,FPGA内置的主要有前端缓存模块DATATO_RAM、后端缓存模块TO_LD和DDR SDRAM的控制模块SDRAM。从数据流程上看,前端缓存将双路AD采集到的数据合并成64位,当缓存中的数据达到设定的存储深度时,控制模块在100MHz的时钟下将数据读出,并将64位数据拆分成32位分别存储到两片DDR SDRAM中。进入到读状态时,控制模块同时从两片DDR SDRAM中读出32位的数据,根据用户所选择的数据通道,控制逻辑将相应的数据送入后端缓存中,后端缓存再将数据拆分成16位,通过PCI局部总线传送到上位机中。从控制流程上看,DATATO_RAM和TO_LD中都设置了数据计数器,当DATATO_RAM中存储的数据量超过设定值时,读使能RDEN有效,控制模块从缓存中一次读取4个数据。后端缓存的控制方式与此类似。
控制模块SDRAM 由两部分组成,其结构如图6所示。其中ADDR为地址产生模块,给控制核ddr_sdram提供数据操作的行地址和列地址。控制核ddr_sdram完成的功能包括将内部状态转换产生的CMD控制命令译码成DDR SDRAM所能实现的各种操作并实现以双倍的速率与DDR SDRAM进行数据交换的接口。ddr_sdram的结构框图如图7所示。
控制核ddr_sdram采用自顶而下模块化的设计方法,由4个模块构成:ddr_sdram顶层模块、控制接口模块、命令模块和数据路径模块。ddr_sdram顶层模块初始化并把其余三个模块有机地结合起来;控制接口模块接收CMD命令和相关存储器地址,对命令进行译码并将请求发送给命令模块;命令模块接收从控制接口模块译码后的命令和地址,产生相应的命令给DDR SDRAM;数据路径模块在读命令READA和写命令WRITEA期间处理数据交换。
控制接口模块包含1个命令译码器和1 个16 位的刷新减计数器及相应的控制电路。 命令译码器译码并将译码后的命令及相应的地址转送给命令模块。减计数器和相应的控制电路用来产生刷新命令给命令模块。其值就是由LOAD_REG2 命令写入到REG2中的值。当计数器减到0时,控制接口模块就向命令模块发Request 并一直保持到命令模块发Ack来响应该请求。一旦控制接口模块接收到Ack,减计数器就会重新写入REG2中的值。
命令模块由1个简单的仲裁器、命令发生器及命令时序器组成。它接收从控制接口模块来的译码后的命令,同时接收刷新控制逻辑发来的刷新请求命令并产生正确的命令给DDR SDRAM。仲裁器在控制接口发来的命令和刷新控制逻辑发来的刷新请求命令之间进行仲裁。刷新请求命令的优先级高于控制接口来的命令。在仲裁器收到命令译码器发来的命令后,该命令就传送到命令发生器,命令时序器即用3个移位寄存器产生正确的命令时序后发给DDR SDRAM。1个移位寄存器用来控制激活命令时序,1个用来控制READA和WRITEA命令,1个用来计时操作命令的持续时间,为仲裁器确定最后的请求操作是否完成。
数据路径模块提供了DDR SDRAM到FPGA的数据通道。在和DDR SDRAM接口的一方,数据路径模块将从DDR SDRAM过来的数据总线宽度翻倍,并在200MHz的时钟频率接收DDR SDRAM在100MHz时钟的上下沿送出的数据。在和FPGA接口的一方,数据路径模块将从FPGA送来的数据宽度减半并以2倍的速率送给DDR SDRAM。
系统实现的功能及结果分析
逻辑分析仪SignalTap II是Quartus II软件中集成的一个内部逻辑分析软件,使用它可以观察本设计的内部信号波形。在系统的软件设计和仿真完成之后,将编译后的文件下载到系统的硬件中,对DDR SDRAM控制器的状态转移和读写流程中各个信号进行了实时的采集与显示。
如图8所示,是控制器读数据时嵌入式逻辑分析仪采集到的波形图。第9行到第15行的信号显示的是读流程中各状态之间的切换过程。读命令发出之后,经过CAS潜伏期,DDR SDRAM突发传输8个数据,并产生选通信号DQS。控制器在读到数据线DQ上的数据后,将数据宽度加倍,传送到后端缓存中。
写数据的波形图如图9所示,当主状态机在SAVE_DATA状态时,DDR SDRAM从控制器的数据总线上一次存储8个数据。图中的选通信号HI_LO是由控制器产生的,在信号的上升沿和下降沿存储器存储数据总线上的数据,存满8个完成一次写操作。直到前端缓存的读使能信号有效时,控制器从前端缓存读取数据,并发起下一次写操作。
将所设计的控制器用于最高采样速率为10MHz的数据采集系统中,DDR SDRAM工作的差分时钟为100MHz,容量为32MByte,系统运行性能良好,能够较好的完成DDR SDRAM与AD转换模块,PCI总线接口模块之间的数据交换。图10为数据采集卡对10kHz正弦信号采样的波形。
结语
本设计在深入了解DDR SDRAM工作原理的基础上,确定了DDR SDRAM控制器的总体方案和模块化设计方法。用FPGA实现的DDR SDRAM的控制器能在很高的速度下完成数据的读写和复杂的控制操作,工作可靠。该控制器解决了DDR SDRAM用于高速数据采集的关键技术问题,对增加数据采集系统的缓存容量具有一定意义。
文章评论(0条评论)
登录后参与讨论