原创 关于Motorola时序和Intel时序

2009-12-10 10:01 3812 9 11 分类: MCU/ 嵌入式
课程设计,呵呵,用DS12887,貌似是一个很老的芯片了...涉及到一个问题,就是MOT脚可以选择是Motorola时序和Intel时序...

Motorola时序,读写的信号线是DS和R/W.此时,DS是一正脉冲,出现在总线周期的后段,称为数据选通(Data Select);在读周期,DS指示DS12887驱动双向总线的时刻;在写周期,DS的后沿使DS12887锁存写数据。
R/W的作用:DS电平为高时,R/W电平也为高时是读循环,为低是写循环。

选择Intel时序时,DS称作(RD),R/W为WR,RD与典型存贮器的允许信号(OE)的定义相同。基本上现在都用这个定义了..

感慨一下,Motorola啊...



PARTNER CONTENT

文章评论2条评论)

登录后参与讨论

用户1609127 2011-3-30 16:19

呵呵楼下的来到,最近几个月的沉默破晓! 最近没有什么心得,所以不怎么更新博客

用户1528479 2011-3-28 16:48

为博主的“分享热心”赞一个,,

用户221556 2011-2-23 10:21

貌似是的,当年8086课本上面学的东西都是INTEL电平的,motorola电平,貌似已经很少见到了,应该是DS12887为了保持兼容性吧,呵呵

用户1373959 2010-6-4 21:47

支持。

用户201993 2010-5-19 16:37

Motorola是边沿,Intel是电平?
相关推荐阅读
用户221556 2010-03-03 18:23
广告贴
发个广告哈,呵呵http://bbs.cnttr.cn/?fromuid=469963主要是需要流量来下一本书...汗终于发了一个原创帖了...
用户221556 2010-02-06 11:09
关于C51求数组字节数量的详解(sizeof的详解)
看了网络上一些关于sizeof的用法,觉得都没有针对C51内的详细说明,在此进行详细解释,以便供大家参考:例如数组: unsigned char code parameter_table[] = { ...
用户221556 2010-01-04 11:12
全地址译码、部分地址译码和线性选择译码
5.5.2 存储器芯片与CPU的连接  存储器芯片的外部引脚按功能分为数据线(DB)、地址线(AB)和控制线(CB)。CPU对存储器的读写操作首先是向其地址线发地址信号,然后向控制线发读写控制信号,最...
用户221556 2009-12-31 16:44
浅谈C中的malloc和free(转)
转自http://blog.21ic.com/user1/5473/archives/2009/54832.html一、malloc()和free()的基本概念以及基本用法:1、函数原型及说明:voi...
用户221556 2009-12-31 16:32
PIC单片机中asm volatile的问题
读师兄们写的操作系统,有这么句话asm volatile ("push _CurrentTaskPCL");查了资料(http://www.microchip.com.tw/modules/newbb...
用户221556 2009-12-23 22:27
SRAM和DRAM
SRAM 是静态随机存储器DRAM是动态随机存储器DRAM,动态随机存取存储器,需要不断的刷新,才能保存数据。 而且是行列地址复用的,许多都有页模式。 SRAM,静态的随机存取存储器,加电情况下,不需...
EE直播间
更多
我要评论
2
9
关闭 站长推荐上一条 /3 下一条