原创 ALTERA与至芯科技技术沙龙

2011-8-14 00:00 1397 1 1 分类: FPGA/CPLD

今天下午应邀参加了ALTERA与至芯科技的第一次技术沙龙。

20110813235207389.jpg

来参加的人呢,有清华、华为、海狮、中科院自动化、ALTERA工程师及至芯科技等等方面的同行。

20110813235413898.jpg

上图是ALTERA工程师在做主题演讲,关于下一代SOPC平台QSYS的介绍与推广。

就个人来看,有一下几点,不分先后:

1、在原来SOPC_BUILDER的基础上,进行了一次更高层次的封装。就好比房子来讲,假如原来用SOPC_BUILDER搭建的系统是房子,房子里面有很多家具好比就是各组建,那么QSYS的平台就好比是大楼。大楼里有各式各样的子系统。那么就有所谓的它具有的层次化设计的优点,这一点更明白一点讲就是多了树结构文件管理,能构支持更大的更复杂的硬件平台搭建。

 

2、提到原来SOPC_BUILDER搭建的系统的封闭性给打开了,设计者可以查看到其内部并作一些修改,个人觉得只是打开了部分,为什么打开,一个原因可能是为了提升NIOS的处理能力,在AVALON数据传输过程中,采用的

    换句话说,QSYS的所谓的处理能力的提高其实是提供了一个我们可以很方便的以面积换速度的方式而已。但是这在我们芯片逻辑资源越来越丰富的今天来讲,如果很某些方便的方式来提高我们系统的速度以致可以达到其他处理器的处理速度水平,消耗更多点资源还是可以值得使用的。

 

4、提到QSYS支持系统级验证,这个本人很期待试一试,毕竟测试验证对我们来讲,相比设计显得更加重要。

 

5、大家在做NIOS开发的时候,会发现NIOSIDE本身编译起来的速度可以说比本身硬件平台的综合还要慢,同时该软件平台的稳定性也值得说道,这会是一个从事软件开发者无法忍受的,开发周期长不讲,确实很锻炼人的脾气,做一个好男人,这个还真可以锻炼锻炼,呵呵。但是很抱歉的是,此次报告并没有相关针对QSYS提升软件开发环境的提升的相关信息。

 

6、还有就是到了2012年后,ALTERA不再提供相关SOPC_BUILDER的技术支持。但是QSYS是向后 支持SOPC_BUILDER搭建的硬件平台的,但是只是一部分的自动化转换,那些无法转换的还需要人为的修改,这是QSYS目前版本的存在的问题。

 

7、既然QSYS能够支持更大更复杂的系统搭建,那么它支持的IP也就做了扩大,可以支持软处理器比如ARM以及其他,这样大楼才有各式各样的房子可以提供给客户。

 

夏老在接下来做了关于SYSTEMVERILOG的主题演讲。

    其实SYSTEMVERILOG在国外的发展如同VERILOG在国内,可能我们接触的,推广的还不是很多,像夏老说的那样,要是在国内某个大学里有讲system VERILOG,不管你信不信,反正我是信了,这就是个奇迹,哈哈。

    稍微愤青了点,其实愤青一次最开始是个好词的,扯远了。回归下,至于SYSTEM VERILOG的使用推广,个人觉得虽说早很多年就出来了,随着对测试更加重视和测试复杂度的提高,在今后几年内会有很大的普及,我们在使用VERILOG不妨尝试逐渐使用它,它是向下兼容VERILOG的,并不影响我们自身的工程项目。目前只要不是很老版本软件平台都应该支持SYSTEMVERILOG了。在接下来的时间里,希望自己能构记录下使用心得。

最后大家进行了些技术交流,第一次吧,大家的问题不是很多,有些也放不开,希望在今后有机会的活动里,大家能够带着问题来,多交流交流。

PS:QSYS,XILINX何看?36.gif

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
EE直播间
更多
我要评论
0
1
关闭 站长推荐上一条 /1 下一条