原创 TI增强型C6000定点DSP-C641xT应用指南

2010-11-29 13:26 2091 10 10 分类: 处理器与DSP

TI推出的采用90 纳米制造工艺的主频达1GHz DSP:C641xT(C6414T、C6415T和C6416T)具有卓越的性能,虽然采用与原C6414、C6415与C6416 CPU相同的内核C64x,但由于采用新的制造工艺和更高的主频,大大提高了DSP的性价比-价格更低,速度却提高近一倍。C641xT既可为视频与图像应用提供 8 位数据的八个 GigaMAC,也能提供常用于语音与音频应用的四个 16 位数据 GigaMAC。该性能可适应从天线阵列到智能车载到人造视觉等全新领域的应用,同时还可提高现有实时应用的带宽及信道容量,这些应用包括无线基站、基于 IP 的视频、高速宽带联网、医学诊断与雷达。
例如,一个 1 GHz 器件可以在无线基础设施应用中处理八信道的 MPEG-2 视频转换(transrating)、实时 D1 (720x480) 分辩率或 55 信道的 GSM 适应性多速率 (AMR) 语音编码。在单片上实现这些高级性能可使开发人员避免采用多个处理器进行设计所带来的复杂性。
1 GHz C6414T、6415T 与 6416T都具有 1 MB 片上内存,并且可通过其不同的集成外设进行区分。1 GHz C6414T 产品的最低价为 189 美元。C64x DSP 入门套件 (DSK) 价格为 395 美元。
C641xT性能指标一览表:
 


指标名称


C6414T


C6415T


C6416T


CPU


 


C64x内核,第二代超长指令VelociTI.2


运算速度


峰值MMACS


4800(600M)~8000(1G)


外设


EMIFA(64bit)


1


EMIFB(16bit)


1


EDMA


1(64通道)


HPI(32/16bit


1(HPI16或HPI32)


PCI(32bit)


 


1


1


McBSP


3


UTOPIA(8bit)


 


1


1


定时器(32bit)


3


GPIO(GP0)


16


解码协处理器


VCP


 


 


1


TCP


 


 


1


片上内存


大小


1056KB


结构


16KB L1P 程序 Cache


16KB L1D 数据 Cache


1024KB RAM(L2 Cache)


扩充内存


RAM


异步SRAM, SDRAM, SBSRAM  


CPU ID+RevID


CSR[31:16]


0x0C01


Device_ID


DEVICE_REV [20:16])


10000/10001 1.0


10010 2.0


主频


MHz


600MHz, 720MHz, 850MHz, 1GHz


时钟周期


 


1.67 ns(C641xT-6, 600MHz)


1.39 ns(C641xT-7, 720MHz)


1.17 ns(C641xT-8, 850MHz)


1 ns(C641xT-1, 1GHz)


工作电压


内核


1.1 V (600)


1.2 V (-720, -850, -1 G)


I/O


3.3 V


PLL倍频


CLKIN倍频


X1, x6 , x12 , x20


封装、尺寸


 


532脚 BGA (GLZ, ZLZ 和 CLZ),23 x 23 mm


工作温度


 


0°C~90°C(缺省或M版本)


-40°C~105°C(A版本,600M/720M/850M)


-40°C~90°C(D版本,1G)


制造工艺


 


0.09微米(90纳米)


注释:MMACS:每秒百万次乘加运算(Million Multiply-Accumulates Per Second),等价于MIPS。
UTOPIA:异步传输方式通用测试和PHY接口(Universal Test and Operations PHY Interface for Asynchronous Transfer Mode(ATM)),用于宽带ATM接入。
VCP:维特比算法解码协处理器(Viterbi Decoder Coprocessor),用于3G语音信道解码。
TCP:Turbo算法解码协处理器(Turbo Decoder Coprocessor),用于3G数据信道解码。

文章评论0条评论)

登录后参与讨论
我要评论
0
10
关闭 站长推荐上一条 /2 下一条