原创 《Verilog HDL与FPGA数字系统设计》测评@RyanHE

2022-7-7 21:45 2037 12 12 分类: EDA/ IP/ 设计与制造 文集: 评测

    首先很感谢面板板社区提供的赠阅样书让我能有机会测评罗杰教授的这本书《Verilog HDL与FPGA数字系统设计》,经过将近一个多月的阅读细心体会,对罗杰老师的创造思想有了一定的了解。诚然这是一本难得的中规中矩的传统中式教科书,对于初学者浅浅的入门是有帮助的,但相比于国际上公认的digital design的几本经典还略有不足;也正如作者扉页所言,“本书可作为高等院校电气信息类等专业本、专科生的教材和教学参考用书”,本书自创作伊始目标即奔着补足传统中式教科书在数字技术与EDA课程教学结合方面的缺失,那从这个角度来说,本书的创作是极为成功的。

    本书根据数字技术的发展和EDA课程教学实践要求,结合作者罗杰教授多年教学与实践经验编写而成,应集成电路产业高速发展的时代大背景,显然是具有积极意义、效果明显的。

   

    全书大体上可以分为两部分,核心知识技能模块(第1~8章及第10章)和技能提高模块(第9、11、12章内容)。

    技能提高部分毋庸置疑,作为基础知识的拓展,以更贴近实际工程方式简要介绍VGA接口控制器设计、可编程片上系统入门、自定义IP组件设计。

    基础知识模块从最基础的数字电路入手,讲解数制转换、逻辑代数和最基本的组合时序电路设计与分析方法,这些构成了数字IC设计最基础也是最重要的底层理论,掌握好数字逻辑设计基础才能更有效的理解后续设计优化。第2、3、4、5章按照经典的教学顺序,依次介绍verilog基本语法、组合电路分析与设计、时序电路分析与设计及状态机设计,这些构成了数字电路设计最基础的模块。第6、7、8章讲解小系统,即可编程逻辑器件FPGA及常见包括计数器、分频器、数字钟等器件的实现。第10章介绍了一个较为使用的时序分析实验,通过这一章,将对quartus集成的TIMEQUSET有个基础的认识和使用。

    总体而言,本书适合本、专科生在新手入门期学习参考,后续进阶仍需要更优秀详细的教材。

    感谢面包板社区的支持让我能有机会评阅这样一本优秀的教材,以上。

作者: Yu_HE, 来源:面包板社区

链接: https://mbb.eet-china.com/blog/uid-me-3994927.html

版权声明:本文为博主原创,未经本人允许,禁止转载!

文章评论0条评论)

登录后参与讨论
我要评论
0
12
关闭 站长推荐上一条 /2 下一条