原创 Modelsim SE 进行时序仿真及altera库的添加 (1)

2013-5-19 12:28 941 9 10 分类: FPGA/CPLD

 

用Modelsim对Quartus II工程进行时序仿真(在此只讨论时序仿真)可分两种方式:一种是在Quartus II中设置run gate-level simulation automatically after compilation,在Quartus II布局布线后自动调用Modelsim,通过do文件自动完成仿真过程之间显示波形;另一种方式是自己启动Modelsim进行时序仿真。第一种方式Quartus II自动完成库的编译、添加和调用,第二种方式则需要自己添加altera仿真库(也可以把库文件跟仿真激励等一起编译,但是work库正大量资源库的模块用起来很不方便)。

    下面我将以附录中简单的Verilog例子分三大部分由浅入深的介绍利用Modelsim进行时序仿真。

    第一部分介绍Quartus II自动调用Modelsim进行时序仿真的操作过程;第二部分介绍altera仿真库(Verilog)的添加操作过程;第三部分简单的介绍一下Modelsim库的概念,分析一下Quartus II自动完成仿真的代码,最后能自己写一些简单的do文件利用我们添加的仿真库自动进行时序仿真。前两个部分是简单的操作,掌握其中一个部分即可进行时序仿真。最后一部分是代码的分析及利用,如有需要,请参考。

一.Quartus II自动调用Modelsim进行时序仿真

 1.Quartus II 下建立新的工程test_sim;

Modelsim <wbr>SE <wbr>进行时序仿真及altera库的添加 <wbr>(原创)

 2.编写Verilog代码

   包括test_sim工程文件和sim仿真激励文件,保存在工程目录下的src文件夹中。

   注意仿真激励文件不要添加进工程。代码如附录;

 3.设置EDA tool settings>simulation

   如图所示;

Modelsim <wbr>SE <wbr>进行时序仿真及altera库的添加 <wbr>(原创)

 4.设置nativelink settings

   如图所示;

Modelsim <wbr>SE <wbr>进行时序仿真及altera库的添加 <wbr>(原创)

 

Modelsim <wbr>SE <wbr>进行时序仿真及altera库的添加 <wbr>(原创)

 

Modelsim <wbr>SE <wbr>进行时序仿真及altera库的添加 <wbr>(原创)

 5.点击Start compilation进行全编译,Quartus II自动完成仿真。

 注:自动启动Modelsim需要在tool>options>EDA tool options下设置Modelsim安装路径。

Modelsim <wbr>SE <wbr>进行时序仿真及altera库的添加 <wbr>(原创)

 

二.Altera仿真库(Verilog)的添加

1.设置工作路径http://blog.sina.com.cn/spflying

    打开modelsim安装目录(我的modelsim安装在d:/modelsim目录下),新建文件夹altera。后面的步骤将在该目录下的primitive、altera_mf、lpm、cycloneii文件夹下存放编译的库。

    启动Modelsim SE仿真工具,在主窗口中选择【file】→【change directory】命令将路径转到altera文件夹。或者在命令行中执行cd D:/modelsim/altera命令。

 

 Modelsim <wbr>SE <wbr>进行时序仿真及altera库的添加 <wbr>(原创)

2.新建库http://blog.sina.com.cn/spflying

    在主窗口中选择【file】→【new】→【library】命令,新建一个名为primitive的库。

Modelsim <wbr>SE <wbr>进行时序仿真及altera库的添加 <wbr>(原创)

3.查找编译资源库所需文件http://blog.sina.com.cn/spflying

    在Quartus II安装目录下找到quartus\eda\sim_lib文件夹,用于编译资源库的文件有220model.v,220model.vhd,220pack.vhd,altera_mf.v,altera_mf.vhd,altera_mf_components.vhd,altera_primitives.v,altera_primitives.vhd,altera_primitives_components.vhd,cycloneii_atoms.v,cycloneii_atoms.vhd,cycloneii_components.vhd文件。方便起见把它们复制到altera下src文件夹下。

    网上的很多教程都是把这些文件一起编译,这样适用于Verilog和VHDL混合仿真,但如果只用一种语言,如Verilog则完全没必要全部编译。这几个文件可分为Verilog组:220model.v、altera_mf.v、altera_primitives.v、cycloneii_atoms.v和VHDL组:220model.vhd、220pack.vhd、altera_mf.vhd、altera_mf_components.vhd,altera_primitives.vhd,altera_primitives_components.vhd,cycloneii_atoms.vhd,cycloneii_components.vhd。

PARTNER CONTENT

文章评论1条评论)

登录后参与讨论

DiracFatCat 2015-1-6 13:00

为什么有一篇博文消失了?。。。

用户403664 2013-5-21 10:08

没有看到图片啊?
相关推荐阅读
用户436812 2016-01-27 10:29
ISE PhysDesignRules
PhysDesignRules:2100 - Issue with pin connections and/or configuration on   block:<U_ila_pro_0/...
用户436812 2015-12-24 23:12
评论:@coyoo's Blog 博客中提到的“【博客大赛】时序优化实例演示”
chip planner 时序优化...
用户436812 2015-12-12 01:21
评论:@visionary 博客中提到的“关于Quartus和ISE中ROM的初始化和仿真的一些小结”
ISE的仿真与quartus差不多,注意下细节...
EE直播间
更多
我要评论
1
9
关闭 站长推荐上一条 /3 下一条