原创 moddelsim仿真学习笔记

2010-9-26 16:51 1406 3 3 分类: FPGA/CPLD

对于Altera的设计有三个阶段的仿真。


一 :纯粹的功能仿真;


二 :综合后的功能仿真;


三 :布局布线后的功能仿真。


一 :进行功能仿真需要的输入文件


    1,hdl文件;


    2,testbench文件;


    3,仿真原型文件或预编译的库文件(这里是添加Altera的库文件)


二 :进行综合后的功能仿真所需的输入文件


    1,在quartus里面生成的网表文件(*.vo文件)


    2,testbech文件


    3,仿真原型文件或预编译的库文件(这里添加芯片类型元件库,不如是cyclone ii 的芯片,就选用cyclone ii 的库)


三 :布局布线后的时序仿真


    1,布局布线后的网表文件


    2,testbech文件


    3,延时文件(*.sdo)


    4,仿真原型文件或预编译的库文件(这里也是添加芯片类型库文件)


    注意:1,综合功能仿真需要的网表文件必须是进行综合后的网表文件,而能是布局布线后的网标文件


        2,布局布线后的时序仿真,网表文件只能是布局布线后的网表文件,而不能是之前综合后的网表文件,否则会出现错误提示;


    所以我们的仿真最好是按照步骤一步一步来,而不是等布局布线后在依次进行仿真,不然,你会遇到不必要的麻烦。


PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
我要评论
0
3
关闭 站长推荐上一条 /3 下一条