原创 老师喝酒之后

2008-12-22 19:38 2315 11 12 分类: FPGA/CPLD

    老是喝酒之后是很可爱的,但是老师喝完酒后也是很可怕的!很不幸老师今天喝了酒,很幸运老师终于喝酒了,连我都很矛盾,到底是幸运呢还是不幸运!
    无状态的时间的确有点长,在实验室的生活简直都无法想象,我自己都无法容忍自己每天浑浑噩噩,一个月的梦游换回来的是今天的压力。本来在我的时间表里我们的开发板应该是年后的事情,可能老师发现了我温吞的性格,给了我一剂猛药,要求我在年前就把板子给做出来,还是pcb,我的神哪!我现在也就只有求神了,谁叫我迷糊了一个月呢!没有办法,这一个月也只有拼拼命了,不过原理图出来是没有什么问题的,关键还是在制板上,由于实在是没有pcb的经历,一下子让我做一个由两块核心板外加底板的大板子,心里还是有点毛毛的。还好大部分是两层板,又有现成的原理图,活就要轻松一点了。现在也只有这样自己安慰自己了,还是有得拼的,加油加油!
    现在问题的关键和瓶颈就是ARM与FPGA的数据接口,怎样将FPGA做的一个数据区域挂到ARM的总线上,要加一些什么控制信号?如果解决了这些问题,起码在制板的这个阶段是没有什么问题了,至于ARM配置FPGA的代码都是明年的事情了,还不知道调不调的通,不过加上了AS方式,问题应该不大,大不了我不用PS就是了!好好看看书,看看技术手册,这个星期争取把原理打通,下周就开始画原理图了,半个月画图PCB,完成的机会还是有的,老师都说了嘛,不把我们逼得嗷嗷叫,我们是没有进步的!

PARTNER CONTENT

文章评论1条评论)

登录后参与讨论

用户1073592 2008-12-23 11:54

ARM和FPGA的接口问题,把FPGA当成FLASH一样挂上去就可以了。数据线用8位或者16位,地址线需不需要,连几根,就看你的arm和fpga的通信协议了。三个控制信号csn,wen,oen是肯定需要的。arm再连一个普通io到fpga作为复位信号。arm输出sdclk,用不用看着办,能连就连过去备用。中断如果需要也要连着。 我目前用的:16位数据,不用地址,3个控制,1个复位,不用sdclk,不用中断。 提前想不清楚,就多连一些线。
相关推荐阅读
bitao1983_395643617 2016-01-26 16:32
华为硬件开发是怎么做的,有什么不一样?(感同身受)
朱晓明 最近很多朋友咨询的一些硬件问题,发现朋友们没有仔细的看datasheet,也没有好好的做电路分析。我讲一讲华为是怎么做硬件开发的,给正在做硬件开发的朋友一些启示。说的不对的地方,大家批...
bitao1983_395643617 2015-12-08 11:24
(多图)宽带数字下变频器的FPGA实现
随着软件无线电理论的日趋成熟,软件无线电技术越来越多地应用到军用或民用通信系统中。其中,数字下变频技术(DDC)是软件无线电中的核心技术之一。数字下变频工作在模拟前端输入模拟信号经模数转换之后,而在终...
bitao1983_395643617 2015-10-15 09:41
扒开看移动5G原型机,聊聊其硬件设计的构想?
虽然5G标准尚未成型,但距离大家公认的商用化时间已不足5年(业界公认到2020年会实现5G的大规模部署)。为了抢占先机,参与标准制定,许多公司目前已提出了就5G的新兴算法和应用进行原型设计的需求,全球...
bitao1983_395643617 2015-10-15 09:39
(多图)时钟抖动和相噪及其测量方法
抖动测量一直被称为示波器测试测量的最高境界。传统最直观的抖动测量方法是利用余辉来查看波形的变化。后来演变为高等数学概率统计上的艰深问题,抖动测量结果准还是不准的问题就于是变得更加复杂。 时钟的特性可...
bitao1983_395643617 2015-06-27 22:49
你设计的PCB EMI达标了吗?
电子设备的电子信号和处理器的频率不断提升,电子系统已是一个包含多种元器件和许多分系统的复杂设备。高密和高速会令系统的辐射加重,而低压和高灵敏度 会使系统的抗扰度降低。因此,电磁干扰(EMI)实在是威胁...
bitao1983_395643617 2015-04-10 14:28
(多图) FPGA与ADC数字数据输出的接口及LVDS应用诀窍
现场可编程门阵列(FPGA)与模数转换器(ADC)输出的接口是一项常见的工程设计挑战。本文简要介绍各种接口协议和标准,并提供有关在高速数据转换器实现方案中使用LVDS的应用诀窍和技巧。 接口方式和标...
我要评论
1
11
关闭 站长推荐上一条 /3 下一条